講演名 2007-03-07
基板クロストーク対策のためのガードリング構造の等価回路モデル化手法(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
小坂 大輔, 永田 真, 村坂 佳隆, 岩田 穆,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) F行列演算手法を用いることで、任意のガードリング構造の基板結合等価回路を抽出できる。抽出したネットリストはチップ表面のインピーダンス網を表し、回路シミュレーションによってガードリングによる絶縁性評価を行う。ガードリングの効果は、雑音源からの距離やガードリングの面積といったテスト構造のレイアウトパターンによって異なる。また、ディープサブミクロンCMOSプロセスで一般的なp^+、n^+、ディープnウェル等の断面構造を用いたガードリングの絶縁性は、基板の深さ方向の不純物濃度に依存する。回路シミュレーションによりガードリングの構造、レイアウト依存性を評価する手法は、SoC開発の初期段階から基板結合対策を検討する上できわめて有用である。
抄録(英) A substrate-coupling equivalent circuit can be derived for an arbitrary guard ring test structure by way of F-matrix computation. The derived netlist represents a unified impedance network among multiple sites on a chip surface and allows circuit simulation to evaluate of isolation effects provided by guard rings. Geometry dependency of guard ring effects attributes to layout patterns of a test structure, including such as area of a guard ring as well as location distance from the circuit to be isolated by the guard ring. In addition, structural dependency arises from vertical impurity concentrations such as p^+, n^+, and deep n-well, which are generally available in a deep-submicron CMOS technology. The proposed simulation based prototyping technique of guard ring structures can include all these dependences and thus can be strongly helpful to establish isolation strategy against substrate coupling in a given technology, in an early stage of SoC developments.
キーワード(和) 基板クロストーク / ディープnウェル / F行列演算
キーワード(英) substrate crosstalk / deep n-well / F-matrix computation
資料番号 VLD2006-115,ICD2006-206
発行日

研究会情報
研究会 VLD
開催期間 2007/2/28(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 基板クロストーク対策のためのガードリング構造の等価回路モデル化手法(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
サブタイトル(和)
タイトル(英) Equivalent circuit codeling of guard ring structures for evaluation of substrate crosstalk isolation
サブタイトル(和)
キーワード(1)(和/英) 基板クロストーク / substrate crosstalk
キーワード(2)(和/英) ディープnウェル / deep n-well
キーワード(3)(和/英) F行列演算 / F-matrix computation
第 1 著者 氏名(和/英) 小坂 大輔 / Daisuke KOSAKA
第 1 著者 所属(和/英) 神戸大学大学院自然科学研究科:神戸大学工学部情報知能工学科
Graduate School of Science and Technology, Kobe University, Department of Computer and Systems Engineering, Kobe University
第 2 著者 氏名(和/英) 永田 真 / Makoto NAGATA
第 2 著者 所属(和/英) 神戸大学大学院自然科学研究科:神戸大学工学部情報知能工学科
Graduate School of Science and Technology, Kobe University, Department of Computer and Systems Engineering, Kobe University
第 3 著者 氏名(和/英) 村坂 佳隆 / Yoshitaka MURASAKA
第 3 著者 所属(和/英) 株式会社エイアールテック
A-R-Tec Corporation
第 4 著者 氏名(和/英) 岩田 穆 / Atsushi IWATA
第 4 著者 所属(和/英) 株式会社エイアールテック
A-R-Tec Corporation
発表年月日 2007-03-07
資料番号 VLD2006-115,ICD2006-206
巻番号(vol) vol.106
号番号(no) 547
ページ範囲 pp.-
ページ数 6
発行日