講演名 | 2006-12-14 1ビットフラグを用いた高速RFID識別方式 : EPCglobal Class-1 Generation-2への応用 亀田 卓, 福與 賢, 小熊 博, 中瀬 博之, 高木 直, 坪内 和夫, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 多数のタグが存在するRFID (radio frequency identification)やセンサネットワークシステムにおける,高速ID (identification)識別方式の検討を行う.我々は1ビットフラグを用いた高速RFID識別方式(フラグ方式)を提案している.この方式は,ID取得処理を行う前に,1ビットフラグを用いてタグ数をある程度概算して,一度に応答するタグ数を高速に最適化することができる.さらに,そのフラグ送信情報を元に必要最低限のID送信要求を行うため,空スロットを完全に削減でき,ID識別時間の高速化が可能である.本報告ではEPC (Electronic Product Code) global^ |
抄録(英) | We have discussed high-speed identification (ID) inventory method for radio frequency identification (RFID) and sensing network with very large number of tags and terminals. For rapid RFID inventory of very large number of tags, 1-bit flags were used as tag existence confirmation in proposed method. Whole inventory time of the proposed method fitted for Electronic Product Code (EPC) global^ |
キーワード(和) | RFID (radio frequency identification) / ID (identification)識別 / アンチコリジョン / frame slotted ALOHA / バイナリツリー / EPCglobal C1G2 (Electronic Product Code global Class-1 Generation-2) / クロック周波数偏差 |
キーワード(英) | RFID (radio frequency identification) / inventory / anti-collision / frame slotted ALOHA / binary tree / Electronic Product Code global Class-1 Generation-2 (EPCglobal C1G2) / clock frequency offset |
資料番号 | WBS2006-35 |
発行日 |
研究会情報 | |
研究会 | WBS |
---|---|
開催期間 | 2006/12/7(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Wideband System(WBS) |
---|---|
本文の言語 | JPN |
タイトル(和) | 1ビットフラグを用いた高速RFID識別方式 : EPCglobal Class-1 Generation-2への応用 |
サブタイトル(和) | |
タイトル(英) | High-Speed RFID Inventory Method Using 1-Bit Flag : Application to EPCglobal Class-1 Generation-2 |
サブタイトル(和) | |
キーワード(1)(和/英) | RFID (radio frequency identification) / RFID (radio frequency identification) |
キーワード(2)(和/英) | ID (identification)識別 / inventory |
キーワード(3)(和/英) | アンチコリジョン / anti-collision |
キーワード(4)(和/英) | frame slotted ALOHA / frame slotted ALOHA |
キーワード(5)(和/英) | バイナリツリー / binary tree |
キーワード(6)(和/英) | EPCglobal C1G2 (Electronic Product Code global Class-1 Generation-2) / Electronic Product Code global Class-1 Generation-2 (EPCglobal C1G2) |
キーワード(7)(和/英) | クロック周波数偏差 / clock frequency offset |
第 1 著者 氏名(和/英) | 亀田 卓 / Suguru KAMEDA |
第 1 著者 所属(和/英) | 東北大学 電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 2 著者 氏名(和/英) | 福與 賢 / Satoru FUKUYO |
第 2 著者 所属(和/英) | 東北大学 電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 3 著者 氏名(和/英) | 小熊 博 / Hiroshi OGUMA |
第 3 著者 所属(和/英) | 東北大学 電気通信研究所:宮城県産業技術総合センター Research Institute of Electrical Communication, Tohoku University:Industrial Technology Institute of Miyagi Prefecture Govement |
第 4 著者 氏名(和/英) | 中瀬 博之 / Hiroyuki NAKASE |
第 4 著者 所属(和/英) | 東北大学 電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 5 著者 氏名(和/英) | 高木 直 / Tadashi TAKAGI |
第 5 著者 所属(和/英) | 東北大学 電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 6 著者 氏名(和/英) | 坪内 和夫 / Kazuo TSUBOUCHI |
第 6 著者 所属(和/英) | 東北大学 電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
発表年月日 | 2006-12-14 |
資料番号 | WBS2006-35 |
巻番号(vol) | vol.106 |
号番号(no) | 415 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |