講演名 | 2006-11-29 SystemVerilogチュートリアル(デザインガイア2006-VLSI設計の新しい大地を考える研究会) 浜口 加寿美, 明石 貴昭, 湯井 丈晴, 後藤 謙治, 岡本 実幸, 杉浦 正志, 土屋 丈彦, 千綿 幸雄, 竹田津 弘州, 李 建道, 高嶺 美夫, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | JEITA(社団法人 電子情報技術産業協会)EDA技術専門委員会/標準化小委員会傘下で,10社のメンバにより組織されているSystemVerilogタスクグループが,SystemVerilogの「設計のための構文」及び「検証のための構文」の中から「アサーション」をチュートリアル形式で説明します. |
抄録(英) | SystemVerilog Task Group which is formed by members from ten companies under the Standardization Support Sub-Committee of EDA Technical Committee, JEITA (Japan Electronics and Information Technology Industries Association) will present a tutorial style lecture of two feature of SystemVerilog; "design construct" and "assertion" in the "verification construct". |
キーワード(和) | SystemVerilog / Verilog HDL / HDVL / RTL / アサーション |
キーワード(英) | SystemVerilog / Verilog HDL / HDVL / RTL / Assertion |
資料番号 | VLD2006-66,DC2006-53,RECONF2006-38 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2006/11/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | SystemVerilogチュートリアル(デザインガイア2006-VLSI設計の新しい大地を考える研究会) |
サブタイトル(和) | |
タイトル(英) | SystemVerilog Tutorial |
サブタイトル(和) | |
キーワード(1)(和/英) | SystemVerilog / SystemVerilog |
キーワード(2)(和/英) | Verilog HDL / Verilog HDL |
キーワード(3)(和/英) | HDVL / HDVL |
キーワード(4)(和/英) | RTL / RTL |
キーワード(5)(和/英) | アサーション / Assertion |
第 1 著者 氏名(和/英) | 浜口 加寿美 / Kasumi Hamaguchi |
第 1 著者 所属(和/英) | 松下電器産業株式会社 Matsushita Electric Industrial Co., Ltd. |
第 2 著者 氏名(和/英) | 明石 貴昭 / Takaaki Akashi |
第 2 著者 所属(和/英) | 日本シノプシス株式会社 Nihon Synopsys Co., Ltd. |
第 3 著者 氏名(和/英) | 湯井 丈晴 / Takeharu Yui |
第 3 著者 所属(和/英) | 株式会社沖ネットワークエルエスアイ Oki Network LSI Co., Ltd. |
第 4 著者 氏名(和/英) | 後藤 謙治 / Kenji Goto |
第 4 著者 所属(和/英) | 日本ケイデンス・デザイン・システムズ社 Sanyo Semiconductor Co., Ltd. |
第 5 著者 氏名(和/英) | 岡本 実幸 / Miyuki Okamoto |
第 5 著者 所属(和/英) | 三洋半導体株式会社 Zuken Inc. |
第 6 著者 氏名(和/英) | 杉浦 正志 / Masashi Sugiura |
第 6 著者 所属(和/英) | 株式会社図研 Cadence Design Systems, Japan B.V. |
第 7 著者 氏名(和/英) | 土屋 丈彦 / Takehiko Tsuchiya |
第 7 著者 所属(和/英) | 株式会社東芝 Toshiba Corporation. |
第 8 著者 氏名(和/英) | 千綿 幸雄 / Yukio Chiwata |
第 8 著者 所属(和/英) | 富士通株式会社 FUJITSU LIMITED |
第 9 著者 氏名(和/英) | 竹田津 弘州 / Hirokuni Taketazu |
第 9 著者 所属(和/英) | 松下電器産業株式会社 Matsushita Electric Industrial Co., Ltd. |
第 10 著者 氏名(和/英) | 李 建道 / Kun Do Lee |
第 10 著者 所属(和/英) | メンター・グラフィックス・ジャパン株式会社 Mentor Graphics Japan Co., Ltd. |
第 11 著者 氏名(和/英) | 高嶺 美夫 / Yoshio Takamine |
第 11 著者 所属(和/英) | 株式会社ルネサステクノロジ Renesas Technology Corp. |
発表年月日 | 2006-11-29 |
資料番号 | VLD2006-66,DC2006-53,RECONF2006-38 |
巻番号(vol) | vol.106 |
号番号(no) | 388 |
ページ範囲 | pp.- |
ページ数 | 13 |
発行日 |