講演名 | 2006-10-26 C言語からのフラクタル型マルチプロセッサ自動合成システム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般) 西沢 政則, 白井 雄一, 大角 嘉蔵, 西門 秀人, 加藤 俊之, 山内 寛紀, 小林 士朗, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | C言語アプリケーションプログラムからマルチ階層型プロセッサを生成する手法を提案する.このプロセッサをフラクタル型プロセッサと名付ける.まず,C言語アプリケーションプログラムを解析し,そのアルゴリズムの並列度,演算量を階層的に求めCDFGを生成する.このCDFGよりプロセッサのアーキテクチャを決定し,あらかじめ用意しておいたプロセッサIPを組み合わせることでプロセッサを生成する.また,Cアプリケーションプログラム独自の頻出演算を専用演算器として生成することによって,高速な演算が可能なプロセッサとする.同時にプロセッサ上で動作するソフトウェアも生成し,メモリとして組み込む.このようにC言語プログラムから自動でプロセッサを生成する手法について述べる. |
抄録(英) | In this paper, we propose a method of behavior synthesis from C language to HDL. The method consists of tree parts. First, Control Data Flow Graph (CDFG) is generated, as a result of dependency analysis of the application program written by C language. Secondly, CDFG is optimized to execute the complicated calculations quickly. Finally, hardware image written by HDL is generated. This paper is written about hardware generation in particular. |
キーワード(和) | 高位合成 / システムデザイン / マルチプロセッサ / DSP |
キーワード(英) | high level synthesis / system design / multi processors / DSP |
資料番号 | SIP2006-84,ICD2006-110,IE2006-62 |
発行日 |
研究会情報 | |
研究会 | IE |
---|---|
開催期間 | 2006/10/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Image Engineering (IE) |
---|---|
本文の言語 | JPN |
タイトル(和) | C言語からのフラクタル型マルチプロセッサ自動合成システム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般) |
サブタイトル(和) | |
タイトル(英) | A multi DSP generation system with fractal structured architecture from C language |
サブタイトル(和) | |
キーワード(1)(和/英) | 高位合成 / high level synthesis |
キーワード(2)(和/英) | システムデザイン / system design |
キーワード(3)(和/英) | マルチプロセッサ / multi processors |
キーワード(4)(和/英) | DSP / DSP |
第 1 著者 氏名(和/英) | 西沢 政則 / Masanori NISHIZAWA |
第 1 著者 所属(和/英) | 立命館大学理工学部 Department of Science and Engineering, Ritsumeikan Unibersity |
第 2 著者 氏名(和/英) | 白井 雄一 / Yuichi SHIRAI |
第 2 著者 所属(和/英) | 立命館大学理工学部 Department of Science and Engineering, Ritsumeikan Unibersity |
第 3 著者 氏名(和/英) | 大角 嘉蔵 / Yoshizo OSUMI |
第 3 著者 所属(和/英) | 立命館大学理工学部 Department of Science and Engineering, Ritsumeikan Unibersity |
第 4 著者 氏名(和/英) | 西門 秀人 / Hideto NISHIKADO |
第 4 著者 所属(和/英) | 立命館大学理工学部 Department of Science and Engineering, Ritsumeikan Unibersity |
第 5 著者 氏名(和/英) | 加藤 俊之 / Toshiyuki KATO |
第 5 著者 所属(和/英) | 日本ケイデンス・デザイン・システムズ社 Cadence Design Systems |
第 6 著者 氏名(和/英) | 山内 寛紀 / Hironori YAMAUCHI |
第 6 著者 所属(和/英) | 立命館大学理工学部 Department of Science and Engineering, Ritsumeikan Unibersity |
第 7 著者 氏名(和/英) | 小林 士朗 / Shiro KOBAYASHI |
第 7 著者 所属(和/英) | 旭化成株式会社 Information Technology Laboratory, Asahi Kasei Corporation |
発表年月日 | 2006-10-26 |
資料番号 | SIP2006-84,ICD2006-110,IE2006-62 |
巻番号(vol) | vol.106 |
号番号(no) | 318 |
ページ範囲 | pp.- |
ページ数 | 4 |
発行日 |