講演名 | 2006-10-26 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般) 吉本 雅彦, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | VLSIの微細化をベースに進展してきたコンピュータのダウンサイジングにより、いよいよウエアラブルコンピュータ、インプランタブルデバイス、知能ロボティックスなどが実用化される時代を迎えようとしている。しかしながら、VLSIの微細化はリーク電流やデバイスパラメータのばらつきなどの新たな問題を引き起こしており、上記モバイル情報システムに要求される低消費電力性能の実現には、アルゴリズム、VLSIアーキテクチャ、回路の各技術階層毎の技術革新だけではとうてい解決できず、各技術階層間の協調設計研究の重要性が認識されている。本稿では、筆者らがVLSIモバイルプロセッサの中核機能である画像符号化回路の低消費電力化のために実施してきた最近の垂直統合設計研究事例を紹介し、その有効性を議論する。 |
抄録(英) | |
キーワード(和) | 動画像符号化 / H.264 / SoC / 動的制御 / アルゴリズム / アーキテクチャ / SIMD / シストリックアレイ / 低消費電力化 / 低電圧動作SRAM |
キーワード(英) | |
資料番号 | SIP2006-96,ICD2006-122,IE2006-74 |
発行日 |
研究会情報 | |
研究会 | SIP |
---|---|
開催期間 | 2006/10/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Signal Processing (SIP) |
---|---|
本文の言語 | JPN |
タイトル(和) | 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般) |
サブタイトル(和) | |
タイトル(英) | |
サブタイトル(和) | |
キーワード(1)(和/英) | 動画像符号化 |
キーワード(2)(和/英) | H.264 |
キーワード(3)(和/英) | SoC |
キーワード(4)(和/英) | 動的制御 |
キーワード(5)(和/英) | アルゴリズム |
キーワード(6)(和/英) | アーキテクチャ |
キーワード(7)(和/英) | SIMD |
キーワード(8)(和/英) | シストリックアレイ |
キーワード(9)(和/英) | 低消費電力化 |
キーワード(10)(和/英) | 低電圧動作SRAM |
第 1 著者 氏名(和/英) | 吉本 雅彦 |
第 1 著者 所属(和/英) | 神戸大学工学部 |
発表年月日 | 2006-10-26 |
資料番号 | SIP2006-96,ICD2006-122,IE2006-74 |
巻番号(vol) | vol.106 |
号番号(no) | 314 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |