講演名 2006-09-14
差分光再構成型ゲートアレイの再構成時間・消費電力の最適化手法(デバイス,リコンフィギャラブルシステム,一般)
日高 亮, 渡邊 実, 小林 史典,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 我々は,光メモリであるホログラムにレーザー光を照射し,それによって得られる再構成データをVLSI部にパラレルに転送することでゲートアレイを高速に再構成できるデバイス,差分光再構成型ゲートアレイの研究を続けている.差分光再構成型ゲートアレイではゲートアレイをビット単位で再構成可能であり,これにより再構成時の照射bit数を削減できる利点がある.一方,ホログラムメモリは一般的に照射ビット数が少なくなると,ビット当たりの光量が増大する特性がある.この増大する特性を利用した光再構成の高速化,同再構成速度下における低消費電力化のアドバンテージを実験的に明らかにする.
抄録(英) Optically Differential Reconfigurable Gate Arrays (ODRGAs) have been developed to realize a bit-by-bit reconfiguration capability. The ODRGA architecture allows to decrease the number of irradiations bits included in a context. On the other hand, the intensity of each bit of diffraction light from a holographic memory increases as decreasing the number of irradiation bits included in a context. This paper experimentally presents the advantage of the acceleration of reconfiguration speed and the reduction of power consumption in ODRGA architecture.
キーワード(和) FPGA / ODRGA / ホログラムメモリ
キーワード(英) FPGA / ODRGA / Holographic memory
資料番号 RECONF2006-21
発行日

研究会情報
研究会 RECONF
開催期間 2006/9/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 差分光再構成型ゲートアレイの再構成時間・消費電力の最適化手法(デバイス,リコンフィギャラブルシステム,一般)
サブタイトル(和)
タイトル(英) Reconfiguration speed and power consumption adjustment method for Optically Differential Reconfigurable Gate Arrays
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) ODRGA / ODRGA
キーワード(3)(和/英) ホログラムメモリ / Holographic memory
第 1 著者 氏名(和/英) 日高 亮 / Ryo HIDAKA
第 1 著者 所属(和/英) 九州工業大学 情報工学部
Kyushu Institute of Technology
第 2 著者 氏名(和/英) 渡邊 実 / Minoru WATANABE
第 2 著者 所属(和/英) 九州工業大学 情報工学部
Kyushu Institute of Technology
第 3 著者 氏名(和/英) 小林 史典 / Fuminori KOBAYASHI
第 3 著者 所属(和/英) 九州工業大学 情報工学部
Kyushu Institute of Technology
発表年月日 2006-09-14
資料番号 RECONF2006-21
巻番号(vol) vol.106
号番号(no) 246
ページ範囲 pp.-
ページ数 5
発行日