講演名 2006-07-03
Multi-Rate LIMによる非線形終端回路網の高速過渡解析(一般,制御システムとダイナミックス)
坪井 典丈, 浅井 秀樹,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では、大規模回路網の高速過渡解析のためにMulti-Rate LIMを提案する。本手法では与えられた回路網に対して、各部分回路に合わせたタイムステップを使用する。このように各部分回路の素子値に適したタイムステップを選択することで、安定条件を満たしつつ、不必要な反復計算を削減する。さらに、本稿では、線形、非線形素子が混在した回路をシミュレーションするために、本手法に対応したCMOSインバータモデルについて述べる。最終的に、大規模非線形終端回路網について本手法を用いてシミュレーションを行い、従来の手法と精度および解析時間を比較することにより本手法の有効性を示す。
抄録(英) In this report, we propose a fast transient simulation technique using LIM with the multi-rate latency technique. In this work, the time step size is selected according to the LC value of each sub-network. Then, this method can reduce the calculation cost without violating the stability condition. Furthermore, we describe a method for including the CMOS inverter characteristics into LIM for the simulation of linear/nonlinear mixed circuits. Finally, some circuit simulations of the example networks including linear and nonlinear elements are performed with the proposed method. From the simulation results, the validity and the efficiency of this technique is verified.
キーワード(和) マルチレートLIM / 非線形終端回路網 / 高速過渡シミュレーション
キーワード(英) Multi-rate LIM / Network terminated with nonlinear element / Fast transient simulation
資料番号 NLP2006-22
発行日

研究会情報
研究会 NLP
開催期間 2006/6/26(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Nonlinear Problems (NLP)
本文の言語 JPN
タイトル(和) Multi-Rate LIMによる非線形終端回路網の高速過渡解析(一般,制御システムとダイナミックス)
サブタイトル(和)
タイトル(英) Multi-Rate Latency Insertion Method for the Fast Transient Simulation of Large Networks with Nonlinear Termination
サブタイトル(和)
キーワード(1)(和/英) マルチレートLIM / Multi-rate LIM
キーワード(2)(和/英) 非線形終端回路網 / Network terminated with nonlinear element
キーワード(3)(和/英) 高速過渡シミュレーション / Fast transient simulation
第 1 著者 氏名(和/英) 坪井 典丈 / Noritake Tsuboi
第 1 著者 所属(和/英) 静岡大学工学部
Shizuoka University
第 2 著者 氏名(和/英) 浅井 秀樹 / Hideki Asai
第 2 著者 所属(和/英) 静岡大学工学部
Shizuoka University
発表年月日 2006-07-03
資料番号 NLP2006-22
巻番号(vol) vol.106
号番号(no) 135
ページ範囲 pp.-
ページ数 6
発行日