講演名 | 2006/6/9 動的可変語長アーキテクチャによるOFDM方式無線受信回路の低消費電力化手法(スマートパーソナルシステム,一般) 吉澤 真吾, 宮永 喜一, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本報告では語長を動的に変更するOFDM方式無線受信機の低消費電力化手法について述べる.ディジタル回路システムにおいて語長を決定する場合には,システムの性能と回路規模のトレードオフを考慮に入れる必要がある.我々はシステム動作時に通信環境に応じて語長を動的に変更する可変語長アーキテクチャ(Tunable Wordlength Architecture, TWA)を提案する.提案手法を用いたOFDM受信機回路では復調信号から変調精度基準による評価量を測定し,その評価量をもとに所望BERを満たすことのできる最小語長を見つけるように語長を段階的に調整する.評価実験ではAWGNとマルチパスフェージング環境下において,それぞれ,最大32%,24%の消費エネルギーの削減が得られた. |
抄録(英) | This report presents a low power architecture that dynamically controls a wordlength in a wireless OFDM demodulator. Finding the optimum wordlength for digital circuit systems is a difficult issue since the trade-off between hardware cost and system performance is not conclusive. We propose a tunable wordlength architecture (TWA) that dynamically changes its own wordlength according to optimum communication environments. The proposed OFDM receiver measures error vector magnitude (EVM) from de-modulated signals and tunes a wordlength to satisfy the required quality of communication by monitoring the EVM performance. Our result reports that the demodulator can reduce dissipated energy by a maximum of 32% and 24% in AWGN and multipath fading channels, respectively. |
キーワード(和) | 語長 / OFDM / 無線通信 / 低消費電力 / VLSIアーキテクチャ |
キーワード(英) | Wordlength / OFDM / Wireless Communication / Low Power / VLSI Architecture |
資料番号 | SIS2006-22 |
発行日 |
研究会情報 | |
研究会 | SIS |
---|---|
開催期間 | 2006/6/9(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Smart Info-Media Systems (SIS) |
---|---|
本文の言語 | ENG |
タイトル(和) | 動的可変語長アーキテクチャによるOFDM方式無線受信回路の低消費電力化手法(スマートパーソナルシステム,一般) |
サブタイトル(和) | |
タイトル(英) | A Low Power OFDM Wireless Receiver Based on Dynamic Variable Wordlength Architecture |
サブタイトル(和) | |
キーワード(1)(和/英) | 語長 / Wordlength |
キーワード(2)(和/英) | OFDM / OFDM |
キーワード(3)(和/英) | 無線通信 / Wireless Communication |
キーワード(4)(和/英) | 低消費電力 / Low Power |
キーワード(5)(和/英) | VLSIアーキテクチャ / VLSI Architecture |
第 1 著者 氏名(和/英) | 吉澤 真吾 / Shingo YOSHIZAWA |
第 1 著者 所属(和/英) | 北海道大学大学院情報科学研究科 情報通信ネットワーク研究室 Laboratory of Information Communication Networks, Graduate School of Information Science and Technology, Hokkaido University |
第 2 著者 氏名(和/英) | 宮永 喜一 / Yoshikazu MIYANAGA |
第 2 著者 所属(和/英) | 北海道大学大学院情報科学研究科 情報通信ネットワーク研究室 Laboratory of Information Communication Networks, Graduate School of Information Science and Technology, Hokkaido University |
発表年月日 | 2006/6/9 |
資料番号 | SIS2006-22 |
巻番号(vol) | vol.106 |
号番号(no) | 96 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |