講演名 2006-05-19
FPGAのチップ内ばらつきを利用した再配置による高速化の検討(リコンフィギャラブルシステム,一般)
尾形 幸亮, 小谷 学, 香月 和也, 小林 和淑, 小野寺 秀俊,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英)
キーワード(和)
キーワード(英)
資料番号 RECONF2006-14
発行日

研究会情報
研究会 RECONF
開催期間 2006/5/12(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) FPGAのチップ内ばらつきを利用した再配置による高速化の検討(リコンフィギャラブルシステム,一般)
サブタイトル(和)
タイトル(英) Speed enhancement of FPGAs by reconfigration utilizing variations within a chip
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 尾形 幸亮 / Kosuke Ogata
第 1 著者 所属(和/英) 京都大学情報学研究科通信情報システム専攻
Graduate school of Informatics, Kyoto University
第 2 著者 氏名(和/英) 小谷 学 / Manabu Kotani
第 2 著者 所属(和/英) 京都大学情報学研究科通信情報システム専攻
Graduate school of Informatics, Kyoto University
第 3 著者 氏名(和/英) 香月 和也 / Kazuya Katsuki
第 3 著者 所属(和/英) 京都大学情報学研究科通信情報システム専攻
Graduate school of Informatics, Kyoto University
第 4 著者 氏名(和/英) 小林 和淑 / Kazuyoshi Kobayashi
第 4 著者 所属(和/英) 京都大学情報学研究科通信情報システム専攻
Graduate school of Informatics, Kyoto University
第 5 著者 氏名(和/英) 小野寺 秀俊 / Hidetoshi Onodera
第 5 著者 所属(和/英) 京都大学情報学研究科通信情報システム専攻
Graduate school of Informatics, Kyoto University
発表年月日 2006-05-19
資料番号 RECONF2006-14
巻番号(vol) vol.106
号番号(no) 50
ページ範囲 pp.-
ページ数 6
発行日