講演名 2006-03-28
1次元処理に分解することにより実現したアフィン変換の高速化 : 並列データパスを持つDSPの利用を前提として(映像符号化,システム及び一般)
太田 寛志, 尾崎 亮, 籠谷 裕人, 橋本 禮治, 岡本 卓爾,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本論文では,動画像に対する高速アフィン変換手法について述べる.この手法では,並列データパスとデータバッファのためのローカルメモリとを備えたDSPの利用を前提としている.アフィン変換は,水平方向と垂直方向とに分解して得られる2つの連続した1次元処理として実行される.主メモリ(MM)およびローカルメモリ(LM)は,この処理を高速化するために,それぞれ,動画像をフレーム単位で格納するリングバッファ構成およびフレーム画像を部分画像単位で格納するリングバッファ構成で利用される.並列データパス数は,MM-LM間における(フレーム画像の)部分画像の転送時間とそれに対する(並列データパスによる)内挿処理時間とがほぼ等しくなるように選ぶことが望ましい.実験の結果,本手法によるアフィン変換の処理速度が従来法の約5倍となることを確認している.
抄録(英) This paper describes a method of fast affine transformation for video images. A DSP with parallel datapaths and a single local memory for a data buffer is used. The affine transformation is carried out by decomposing it into two consecutive one dimensional processes; one for horizontal direction and the other for vertical. In order to speed up the transformation, a main memory (MM) and the local memory (LM) are structured to a ring buffer for frames of the video image and to a ring buffer for parts of a frame, respectively. It is desirable to select the number of datapaths so that the time required for transmission of a part of a frame between MM and LM becomes nearly equal to that for its interpolation by datapaths. Experimental results showed that the transformation speed in the proposed method was about five times faster than usual ones.
キーワード(和) アフィン変換 / 動画像 / 並列処理 / DSP
キーワード(英) Affine transformation / Video image / Parallel processing / DSP
資料番号 IE2005-322
発行日

研究会情報
研究会 IE
開催期間 2006/3/21(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Image Engineering (IE)
本文の言語 JPN
タイトル(和) 1次元処理に分解することにより実現したアフィン変換の高速化 : 並列データパスを持つDSPの利用を前提として(映像符号化,システム及び一般)
サブタイトル(和)
タイトル(英) Speed-up of Affine Transformation Realized by Decomposing It into Two One-dimensional processes. : Consideration Based on the Usage of a DSP with Parallel Datapaths
サブタイトル(和)
キーワード(1)(和/英) アフィン変換 / Affine transformation
キーワード(2)(和/英) 動画像 / Video image
キーワード(3)(和/英) 並列処理 / Parallel processing
キーワード(4)(和/英) DSP / DSP
第 1 著者 氏名(和/英) 太田 寛志 / Hiroshi OHTA
第 1 著者 所属(和/英) 岡山理科大学 工学部
Faculty of Engineering, Okayama University of Science
第 2 著者 氏名(和/英) 尾崎 亮 / Ryo OZAKI
第 2 著者 所属(和/英) 岡山理科大学 工学部
Faculty of Engineering, Okayama University of Science
第 3 著者 氏名(和/英) 籠谷 裕人 / Hiroto KAGOTANI
第 3 著者 所属(和/英) 岡山大学大学院 自然科学研究科
Graduate School of Natural Science and Technology, Okayama University
第 4 著者 氏名(和/英) 橋本 禮治 / Reiji HASHIMOTO
第 4 著者 所属(和/英) 岡山理科大学 工学部
Faculty of Engineering, Okayama University of Science
第 5 著者 氏名(和/英) 岡本 卓爾 / Takuji OKAMOTO
第 5 著者 所属(和/英) 岡山理科大学 工学部
Faculty of Engineering, Okayama University of Science
発表年月日 2006-03-28
資料番号 IE2005-322
巻番号(vol) vol.105
号番号(no) 689
ページ範囲 pp.-
ページ数 6
発行日