講演名 2005-10-14
Parametric Verification towards Design of Real-Time Systems
,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英) Timing characteristic is an important point of concern in the design of real-time systems, because the systems are to operates under time-critical conditions. In recent years, verification techniques for reasoning about timed systems have been developed. Those techniques require detailed information about specific timing of a system. In this research, we develop a verification-driven approach for improving the correctness in the design of real-time systems. Our technique abstracts the detailed of timing information of the system by using time parameters. We propose parametric timed structure and parametric temporal logic P_CTL for describing real-time systems behavior and specifying timing properties with time parameters. As for the verification, we develop a model checking algorithm whose results are specific constraints over time parameters which can beused as guidelines for improving the design of the system.
キーワード(和)
キーワード(英)
資料番号 SS2005-51
発行日

研究会情報
研究会 SS
開催期間 2005/10/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Software Science (SS)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) Parametric Verification towards Design of Real-Time Systems
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) / Chaiwat SATHAWORNWICHIT
第 1 著者 所属(和/英)
School of Information Science, Japan Advanced Institute of Science and Technology
発表年月日 2005-10-14
資料番号 SS2005-51
巻番号(vol) vol.105
号番号(no) 332
ページ範囲 pp.-
ページ数 6
発行日