講演名 2005-10-21
組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
岡田 崇, 林 伴一, 清水 健央, 荒川 文男, 山田 哲也, 西井 修, 服部 俊洋,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 民生機器特に携帯, カーナビゲーション向けの組み込みプロセッサコアSH-X2コアを開発した.本コアは90nmCMOSプロセスを適用し, 1.2Vで動作周波数800MHzを達成した.8段パイプライン2並列スーパスカラ方式を採用し, 1440 Dhrystone MIPS, 5.6GFLOPS, 73M polygons/sを実現した.本稿では, SH-X2での低電力化技術, FPUのハードウェアインプリメンテーションに関して報告する.
抄録(英) A SuperH^ embedded processor core, SH-X2 for consumer appliances, implemented in a 90-nm CMOS process running at 800 MHz with a voltage of 1.2V. It has a dual-issue eight-stage pipeline architecture. It archives 1440 MIPS, 5.6GFLOPS and 73M polygons/s at 800MHz. This paper focuses on low-power design method and the implementation of floating-point unit of the SH-X2.
キーワード(和) プロセッサ / 低電力
キーワード(英) Processor / Low-Power / FPU
資料番号 SIP2005-118,ICD2005-137,IE2005-82
発行日

研究会情報
研究会 ICD
開催期間 2005/10/14(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
サブタイトル(和)
タイトル(英) Development of an embedded processor core SH-X2
サブタイトル(和)
キーワード(1)(和/英) プロセッサ / Processor
キーワード(2)(和/英) 低電力 / Low-Power
第 1 著者 氏名(和/英) 岡田 崇 / Takashi OKADA
第 1 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 2 著者 氏名(和/英) 林 伴一 / Tomoichi HAYASHI
第 2 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 3 著者 氏名(和/英) 清水 健央 / Takehiro SHIMIZU
第 3 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 4 著者 氏名(和/英) 荒川 文男 / Fumio ARAKAWA
第 4 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 5 著者 氏名(和/英) 山田 哲也 / Tetsuya YAMADA
第 5 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 6 著者 氏名(和/英) 西井 修 / Osamu NISHII
第 6 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 7 著者 氏名(和/英) 服部 俊洋 / Toshihiro HATTORI
第 7 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
発表年月日 2005-10-21
資料番号 SIP2005-118,ICD2005-137,IE2005-82
巻番号(vol) vol.105
号番号(no) 352
ページ範囲 pp.-
ページ数 6
発行日