講演名 2005-07-28
16素子到来方向推定処理システム(技術展示, パネル討論, 無線信号処理実装, 一般)
金 ミンソク, 市毛 弘一, 新井 宏之,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) ソフトウェア無線の要素技術として複数のアンテナを用いて空間処理を行うアダプティブアンテナ技術が注目されている.本稿では16素子アレーアンテナを用いて到来方向推定を行う信号処理システムを紹介する.16素子アレーアンテナから受信された信号は同期サンプリングされ周波数変換後, MUSICアルゴリズムを用いて到来方向推定を行う.本システムはCPU(SH4, Hitachi)上にOSとしてNetBSDが移植された組込みシステムをベースに14ビット80MSPSのAD変換機と14ビット165MSPSのDA変換機がそれぞれ16機が搭載されているデータ処理基板と構成され, 基板上の大容量(100万ゲート×2)のFPGAで並列処理を行うような構成になっている.本稿では, Unitary MUSIC法をFPGAを用いて実装した構成についても紹介する.
抄録(英) As essential components of a software defined radio system, smart antenna technologies with multiple antennas and receiver networks are very attractive option in future radio system. In this paper, 16-element DOA(direction of arrival) estimation system will be introduced. This system performs the DOA estimation task with the baseband signals converted by analog frequency downconversion, sampling and digital quasi-coherent detection from each antenna element. In this system, NetBSD is embeded to CPU(SH4, Hitachi) as an operating system and 14-bit high resolution ADCs and DACs of 80 and 165 MSPS, respectively. It also provides two large scale FPGAs (field programmable gate array) of about one million gates for pallelel processing. This paper describes briefly the features of the unitary MUSIC DOA processor (UMP) implemented on FPGA.
キーワード(和) 到来方向推定 / アダプティブアレー / スマートアンテナ / ソフトウェア無線
キーワード(英) DOA estimation / MUSIC / Adaptive array antennas / Smart antennas / SDR / FPGA
資料番号 SR2005-43
発行日

研究会情報
研究会 SR
開催期間 2005/7/21(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Software Radio(SR)
本文の言語 ENG
タイトル(和) 16素子到来方向推定処理システム(技術展示, パネル討論, 無線信号処理実装, 一般)
サブタイトル(和)
タイトル(英) 16-element DOA estimation system
サブタイトル(和)
キーワード(1)(和/英) 到来方向推定 / DOA estimation
キーワード(2)(和/英) アダプティブアレー / MUSIC
キーワード(3)(和/英) スマートアンテナ / Adaptive array antennas
キーワード(4)(和/英) ソフトウェア無線 / Smart antennas
第 1 著者 氏名(和/英) 金 ミンソク / Minseok KIM
第 1 著者 所属(和/英) (株)ブレインズ
Brains Corporation
第 2 著者 氏名(和/英) 市毛 弘一 / Koichi ICHIGE
第 2 著者 所属(和/英) 横浜国立大学工学部電子情報工学科
Division of Electrical and Computer Eng., Yokohama National University
第 3 著者 氏名(和/英) 新井 宏之 / Hiroyuki ARAI
第 3 著者 所属(和/英) 横浜国立大学工学部電子情報工学科
Division of Electrical and Computer Eng., Yokohama National University
発表年月日 2005-07-28
資料番号 SR2005-43
巻番号(vol) vol.105
号番号(no) 217
ページ範囲 pp.-
ページ数 6
発行日