講演名 | 2005-09-15 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI) 神山 真一, 森江 太士, 中原 健太郎, 泉 知論, 越智 裕之, 中村 行宏, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 近年, デバイス内部の制御で自身を書き換えることできる自己再構成デバイスが提案されている.従来の自己再構成デバイスでは, LUTを論理要素としているため構成情報量が大きく, 構成時間が必要となり, 動的に機能を書き換えられる長所の活用が難しい.一方で, 構成情報量に代表されるデバイスの性能は様々なファクタに依存するため, アーキテクチャ検討段階での性能評価は難しかった.そこで本論文では, 実アプリケーションを用いたシミュレーションペースのアーキテクチャ評価環境を構築した.この提案環境を用いて, 演算粒度の異なるデバイス上にアプリケーションとしてDCTを実装した場合の比較評価実験を示し, 開発した環境の有用性を示す. |
抄録(英) | Recently, new reconfigurable devices with the concept of self-reconfiguration are proposed. However, since conventional self-reconfigurable devices are LUT-array-based fine-grain devices, its flexibility is spoiled by overhead for reconfiguration time to load large amount of configuration data. Since many factors influence the performance of self-reconfigurable device such as reconfiguration time, the estimation of performance is difficult at the architecture design phase. In this paper, we propose the simulation-based platform for design exploration of self-reconfigurable devices. We also demonstrate the exploration of architecture using the proposed platform. In this experiment, we implement DCT as a sample application in devices of many kinds of granularity. |
キーワード(和) | 自己再構成 / 粗流度デバイス / 構成情報 / アーキテクチャ評価 |
キーワード(英) | self-reconfiguration / coarse-grained device / configuration data / evaluation of architecture |
資料番号 | RECONF2005-36 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2005/9/8(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI) |
サブタイトル(和) | |
タイトル(英) | A Simulation Platform for Designing Self-Reconfigurable Architecture and its Application for Study on Coarse-Grained Devices |
サブタイトル(和) | |
キーワード(1)(和/英) | 自己再構成 / self-reconfiguration |
キーワード(2)(和/英) | 粗流度デバイス / coarse-grained device |
キーワード(3)(和/英) | 構成情報 / configuration data |
キーワード(4)(和/英) | アーキテクチャ評価 / evaluation of architecture |
第 1 著者 氏名(和/英) | 神山 真一 / Shinichi KOUYAMA |
第 1 著者 所属(和/英) | 京都大学大学院情報学研究科通信情報システム専攻 Dept. of Communications and Computer Eng., Graduate School of Informatics, Kyoto Univ. |
第 2 著者 氏名(和/英) | 森江 太士 / Futoshi MORIE |
第 2 著者 所属(和/英) | 京都大学大学院情報学研究科通信情報システム専攻 Dept. of Communications and Computer Eng., Graduate School of Informatics, Kyoto Univ. |
第 3 著者 氏名(和/英) | 中原 健太郎 / Kentaro NAKAHARA |
第 3 著者 所属(和/英) | 京都大学大学院情報学研究科通信情報システム専攻 Dept. of Communications and Computer Eng., Graduate School of Informatics, Kyoto Univ. |
第 4 著者 氏名(和/英) | 泉 知論 / Tomonori IZUMI |
第 4 著者 所属(和/英) | 立命館大学理工学部電子情報デザイン学科 Dept. of VLSI System Design, College of Science and Eng., Ritsumeikan Univ. |
第 5 著者 氏名(和/英) | 越智 裕之 / Hiroyuki OCHI |
第 5 著者 所属(和/英) | 京都大学大学院情報学研究科通信情報システム専攻 Dept. of Communications and Computer Eng., Graduate School of Informatics, Kyoto Univ. |
第 6 著者 氏名(和/英) | 中村 行宏 / Yukihiro NAKAMURA |
第 6 著者 所属(和/英) | 京都大学大学院情報学研究科通信情報システム専攻 Dept. of Communications and Computer Eng., Graduate School of Informatics, Kyoto Univ. |
発表年月日 | 2005-09-15 |
資料番号 | RECONF2005-36 |
巻番号(vol) | vol.105 |
号番号(no) | 287 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |