講演名 2005-05-13
SIMD型アクセラレータのJPEG2000エンコーダによる性能評価(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
瀬上 史明, 菰田 康造, 飯田 全広, 久我 守弘, 野田 英行, 中島 雅美, 末吉 敏則,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 組込みシステムにおけるアプリケーションの高機能化, 複雑化に対しては, 専用ハードウェアやリコンフィギャラブルロジックを用いて組込みプロセッサを補完することが多い.しかし, 専用ハードウェア, リコンフィギャラブルロジックそれぞれに開発コスト, 消費電力, 単価などの固有の問題がある.そこで, これらの問題を解決するハードウェアとして, SIMD (Single Instruction/Multiple Data)型のアクセラレータを考える.組込みシステムのアプリケーションは音声処理や画像処理が多く, これらは並列度を抽出しやすい.したがって, 組込みシステムを補完するハードウェアとして, SIMD型アクセラレータは有望といえる.本稿では画像処理アプリケーションであるJPEG2000エンコーダの処理の一部であるウェーブレット変換を用いて, SIMD型アクセラレータを評価する.SIMD型アクセラレータの動作周波数を100MHzと仮定すると, その結果, Intel Xeon 2.8GHzと比較して演算機能としては57.8倍の性能向上を確認した.
抄録(英) Embedded processor is often complemented with dedicated hardware or reconfigurable logic in order to execute complicated applications for high performance in embedded system. However, there are deverse problems, such as the development cost of dedicated hardware, the power consumption and unit price of reconfigurable logic. Then, we propose a SIMD(Single Instruction/Multiple Data) type accelerator that solves these problems. In many cases, application of embedded system is sound processing or image data processing, and these applications have highly parallelism. Therefore, a SIMD type accelerator is effective. In this paper, the SIMD type accelerator is evaluated by using the wavelet transformation that is a part of the processing of the JPEG2000 encoder. In evaluation, we asuumed that the operation frequency of SIMD type accelerator is 100MHz. As a result, there was 57.8 times performance improvement compared with Intel Xeon 2.8GHz.
キーワード(和) リコンフィギャラブルロジック / ウェーブレット変換
キーワード(英) SoC / Reconfigurable Logic / SIMD / JPEG2000 / Wavelet Transformation
資料番号 RECONF2005-22
発行日

研究会情報
研究会 RECONF
開催期間 2005/5/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) SIMD型アクセラレータのJPEG2000エンコーダによる性能評価(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
サブタイトル(和)
タイトル(英) A performance evaluation of SIMD type accelerator for JPEG2000 application
サブタイトル(和)
キーワード(1)(和/英) リコンフィギャラブルロジック / SoC
キーワード(2)(和/英) ウェーブレット変換 / Reconfigurable Logic
第 1 著者 氏名(和/英) 瀬上 史明 / Fumiaki SENOUE
第 1 著者 所属(和/英) 熊本大学大学院自然科学研究科数理科学・情報システム専攻
Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University
第 2 著者 氏名(和/英) 菰田 康造 / Kozo KOMODA
第 2 著者 所属(和/英) 熊本大学大学院自然科学研究科数理科学・情報システム専攻:株式会社ルネサステクノロジ
Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University:Renesas Technology Corp.
第 3 著者 氏名(和/英) 飯田 全広 / Masahiro IIDA
第 3 著者 所属(和/英) 熊本大学工学部数理情報システム工学科
Department of Computer Science, Faculty of engineering, Kumamoto University
第 4 著者 氏名(和/英) 久我 守弘 / Morihiro KUGA
第 4 著者 所属(和/英) 熊本大学工学部数理情報システム工学科
Department of Computer Science, Faculty of engineering, Kumamoto University
第 5 著者 氏名(和/英) 野田 英行 / Hideyuki NODA
第 5 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 6 著者 氏名(和/英) 中島 雅美 / Masami NAKAJIMA
第 6 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 7 著者 氏名(和/英) 末吉 敏則 / Toshinori SUEYOSHI
第 7 著者 所属(和/英) 熊本大学工学部数理情報システム工学科
Department of Computer Science, Faculty of engineering, Kumamoto University
発表年月日 2005-05-13
資料番号 RECONF2005-22
巻番号(vol) vol.105
号番号(no) 43
ページ範囲 pp.-
ページ数 6
発行日