講演名 2005-05-12
Signatureを用いたフェーズ分類手法の改良とキャッシュの電力削減への応用(設計手法と高性能化, リコンフィギャラブルシステム, 一般)
上野 裕也, フォン ルォン ディン, 高田 正法, 田代 大輔, 坂井 修一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) プログラムのフェーズ特性を用いたプロセッサ構成の最適化は電力削減に対して有効である。既存の手法としてsignatureを用いたものがある。その手法ではフェーズを区分する単位であるブロックのサイズが固定であり、そのサイズを上回る周期を持つフェーズ中に非類似度の高いsignatureが混在し、フェーズを的確に識別することができなかった。また、テーブルにsignatureを保存して、同じ種類のフェーズが現れたときにテーブルを検索しても非類似度の高いsignature同士であればうまく検索ができない。本研究では、ANDsignatureとORsignatureを用いる方法を提案することで、より効率の良いフェーズ分類を実現した。その手法をキャッシュの動的再構成に応用して、電力削減への有効性を確認した。
抄録(英) Effective power reduction is achieved through dynamic optimization of processor resources based on phase characteristics of programs. This work focuses on signature-based phase detection technique. Since existing work creates signatures from instruction blocks of fixed size, it may cause over-optimistic phase detections for applications whose the blocks that characterize phases are larger than the signature block. This work proposes the use of AND-signature and OR-signature, and realizes more efficient phase detection. We applied the method to dynamic reconfiguration of cache memory, and confirmed its effectiveness to power reduction.
キーワード(和)
キーワード(英)
資料番号 RECONF2005-5
発行日

研究会情報
研究会 RECONF
開催期間 2005/5/5(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) Signatureを用いたフェーズ分類手法の改良とキャッシュの電力削減への応用(設計手法と高性能化, リコンフィギャラブルシステム, 一般)
サブタイトル(和)
タイトル(英) Improvement of Signature-based Phase Detection and its Application to Power Reduction in Caches
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 上野 裕也 / YUYA UENO
第 1 著者 所属(和/英) 東京大学大学院情報理工学系研究科
Graduate School of Information Science and Technology, The University of Tokyo
第 2 著者 氏名(和/英) フォン ルォン ディン / LUONG D. HUNG
第 2 著者 所属(和/英) 東京大学大学院情報理工学系研究科
Graduate School of Information Science and Technology, The University of Tokyo
第 3 著者 氏名(和/英) 高田 正法 / MASANORI TAKADA
第 3 著者 所属(和/英) 東京大学大学院情報理工学系研究科:(現)日立製作所システム開発研究所
Graduate School of Information Science and Technology, The University of Tokyo:(Present address)Hitachi, Ltd., Systems Development Laboratory
第 4 著者 氏名(和/英) 田代 大輔 / DAISUKE TASHIRO
第 4 著者 所属(和/英) 東京大学大学院情報理工学系研究科:(現)日立製作所中央研究所
Graduate School of Information Science and Technology, The University of Tokyo:(Present address)Hitachi, Ltd., Central Research Laboratory
第 5 著者 氏名(和/英) 坂井 修一 / SHUICHI SAKAI
第 5 著者 所属(和/英) 東京大学大学院情報理工学系研究科
Graduate School of Information Science and Technology, The University of Tokyo
発表年月日 2005-05-12
資料番号 RECONF2005-5
巻番号(vol) vol.105
号番号(no) 42
ページ範囲 pp.-
ページ数 6
発行日