講演名 2005-12-16
低消費電力・低リーク電流90-nm CMOSクロックドライバ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
永山 卓, 榎本 忠儀,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) CMOSクロック回路の動作時消費電力(P_)と信号遅延時間(t_
)を最小化する方法を提案する.解析にあたり、プレ回路段、駆動回路段1、駆動回路段2、レジスタアレイの4段で構成されるクロック回路を90-nm CMOS技術で設計・試作・評価した.プレ回路段、駆動回路段1、駆動回路段2、レジスタアレイはそれぞれ1個のインバータ、m(=1~40)個のインバータ、m個のインバータ、M(=40)個のディレイフリップフロップ(DFF)で構成されており、各駆動回路段のインバータはn(=M/m)個のDFFを駆動する.SPICE解析結果と実測結果より、P_は、mが増加すると、最初は急激に減少し、最小となり、次に緩やかに増加する性質があり、mが8~10の時、P_は最小となることがわかった.また、t_
もP_と同様な特性を示し、t_
が最小となるmの値も8~10であることがわかった.同様に、mが8~10の時、待機時消費電力(P_)も最小となった.
抄録(英) A technique, which can minimize not only an active power (P_) and an stand-by power (P_) but also a delay time (t_d) of the CMOS clock driver, has been developed. The CMOS clock driver test circuits, each of which consists of a single inverter pre-driver stage, an m-parallel inverter driver stage-1 (m=1~40), an m-parallel inverter driver stage-2 and a resistor array stage consisting of M(=40) delay flip flops, has been fabricated using a 90-nm CMOS process technology. An inverter in the driver stage drives n(=M/m) delay flip flops. Both SPICE calculated results and experimental results showed that the minimum P_, P_ and t_
were obtained at m of 8 to 10.
キーワード(和) クロック回路 / 動作時消費電力 / 待機時消費電力 / 遅延時間
キーワード(英) clock driver / CMOS / active power / stand-by power / short-circuit current / delay-time
資料番号 ICD2005-194
発行日

研究会情報
研究会 ICD
開催期間 2005/12/9(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 低消費電力・低リーク電流90-nm CMOSクロックドライバ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
サブタイトル(和)
タイトル(英) Low-Power High-Speed 90-nm CMOS Clock Driver
サブタイトル(和)
キーワード(1)(和/英) クロック回路 / clock driver
キーワード(2)(和/英) 動作時消費電力 / CMOS
キーワード(3)(和/英) 待機時消費電力 / active power
キーワード(4)(和/英) 遅延時間 / stand-by power
第 1 著者 氏名(和/英) 永山 卓 / Suguru Nagayama
第 1 著者 所属(和/英) 中央大学大学院理工学研究科情報工学専攻
Graduate School of Science and Engineering, Chuo University
第 2 著者 氏名(和/英) 榎本 忠儀 / Tadayoshi Enomoto
第 2 著者 所属(和/英) 中央大学大学院理工学研究科情報工学専攻
Graduate School of Science and Engineering, Chuo University
発表年月日 2005-12-16
資料番号 ICD2005-194
巻番号(vol) vol.105
号番号(no) 476
ページ範囲 pp.-
ページ数 6
発行日