講演名 2005/11/25
CHA-MEN : スケジューラ協調開発を支援するVLIWシミュレーション環境(プロセッサアーキテクチャ及び関連技術, デザインガイア2005-VLSI設計の新しい大地を考える研究会--コンピュータシステムの設計・検証技術及び一般-)
月川 淳, 古川 文人, 青木 隆行, 岡 大輔, 大津 金光, 横田 隆史, 馬場 敬信,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 半導体技術の進歩によるハードウェアリソースを有効に利用した次世代アーキテクチャとして, 我々はオンチップマルチVLIWシステムによる動的最適化計算機システムを提案している. このような次世代計算機のためのシミュレーションシステムへの要求に答えるため, 現在, オンチップマルチVLIWプロセッサのためのシミュレーション環境の開発を進めているところである. CHA-MENは, その初期実装であるシングルVLIWプロセッサのためのシミュレーション環境である. VLIWプロセッサの性能にかかる重要な要素である命令スケジューリングアルゴリズムの迅速な評価を可能にするために, CHA-MENでは一貫して設計された言語処理系とシミュレータを提供している. CHA-MENスケジューラフレームワークは, 迅速なスケジューリングアルゴリズムの実装を支援するソフトウェアフレームワークである. 本稿では, CHA-MENの設計と実装について報告するとともに, CHA-MENを用いたスケジューリング実験の結果について述べる.
抄録(英) To efficiently utilize the increasing amount of hardware resources sustained by the advance of semiconductor technology, we have proposed a new-generation dynamic optimizing computer system built on an on-chip multiprocessor. Detailed quantitative simulation systems for such next-generation systems are required; therefore we are developing a simulation system for on-chip multi VLIW processors. CHA-MEN is an initial implementation of the system. Since instruction scheduling is an important factor of VLIW system, CHA-MEN provides integrated design of the simulator and language processor; that enables rapid evaluation of scheduling algorithm. CHA-MEN Scheduler Framework makes the swift implementation of scheduling algorithms easier. In this paper, we describe the design and implementation of CHA-MEN and demonstrate its practical benefits for scheduling experiment.
キーワード(和) シミュレーション / アーキテクチャシミュレータ / 命令スケジューリング
キーワード(英) VLIW / simulation / architecture simulator / instruction scheduling
資料番号 CPSY2005-27
発行日

研究会情報
研究会 CPSY
開催期間 2005/11/25(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) CHA-MEN : スケジューラ協調開発を支援するVLIWシミュレーション環境(プロセッサアーキテクチャ及び関連技術, デザインガイア2005-VLSI設計の新しい大地を考える研究会--コンピュータシステムの設計・検証技術及び一般-)
サブタイトル(和)
タイトル(英) CHA-MEN : A VLIW Processor Simulation Environment with Instruction Scheduling Framework
サブタイトル(和)
キーワード(1)(和/英) シミュレーション / VLIW
キーワード(2)(和/英) アーキテクチャシミュレータ / simulation
キーワード(3)(和/英) 命令スケジューリング / architecture simulator
第 1 著者 氏名(和/英) 月川 淳 / Atsushi TSUKIKAWA
第 1 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
第 2 著者 氏名(和/英) 古川 文人 / Fumihito FURUKAWA
第 2 著者 所属(和/英) 帝京大学 ラーニングテクノロジー開発室
Learning Technology Laboratory, Teikyo University
第 3 著者 氏名(和/英) 青木 隆行 / Takayuki AOKI
第 3 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
第 4 著者 氏名(和/英) 岡 大輔 / Daisuke OKA
第 4 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
第 5 著者 氏名(和/英) 大津 金光 / Kanemitsu OOTSU
第 5 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
第 6 著者 氏名(和/英) 横田 隆史 / Takashi YOKOTA
第 6 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
第 7 著者 氏名(和/英) 馬場 敬信 / Takanobu BABA
第 7 著者 所属(和/英) 宇都宮大学工学部
Faculty of Engineering, Utsunomiya University
発表年月日 2005/11/25
資料番号 CPSY2005-27
巻番号(vol) vol.105
号番号(no) 453
ページ範囲 pp.-
ページ数 6
発行日