講演名 | 1999/11/27 リピータ付バス配線におけるクロストークを考慮した最悪遅延削減手法 廣瀬 啓, 安浦 寛人, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | リピータを挿入したVLSI内の単方向長距離バス配線において問題となるクロストークの影響による最悪遅延時間の増加を低減する手法を提案し,SPICEを用いて評価を行った.隣接配線間の同時逆方向遷移を起こさないように遷移タイミングをずらすことでクロストークによる遅延増加を削減できる.SPICEを用いたシミュレーションにより,最大20%程度最悪遅延時間を削減できることを示した. |
抄録(英) | On-chip bus delay is maximized by the influence of crosstalk when adjacent wires simultaneously switch for opposite transient directions. This paper proposes the delay reduction technique for a repeaterinserted on-chip bus by shifting signal transition timing of adjacent wires. The result of SPICE simulation shows that 5% to 20% reduction of the total bus delay can be achieved. |
キーワード(和) | バス配線 / リピータ / クロストーク / 遅延時間削減 / 集積回路 |
キーワード(英) | Bus Line / Repeater / Crosstalk / Delay Reduction / LSI |
資料番号 | VLD99-78 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 1999/11/27(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | リピータ付バス配線におけるクロストークを考慮した最悪遅延削減手法 |
サブタイトル(和) | |
タイトル(英) | The Worst-case Delay Reduction Method for Repeater-inserted Bus Considering Crosstalk |
サブタイトル(和) | |
キーワード(1)(和/英) | バス配線 / Bus Line |
キーワード(2)(和/英) | リピータ / Repeater |
キーワード(3)(和/英) | クロストーク / Crosstalk |
キーワード(4)(和/英) | 遅延時間削減 / Delay Reduction |
キーワード(5)(和/英) | 集積回路 / LSI |
第 1 著者 氏名(和/英) | 廣瀬 啓 / Kei HIROSE |
第 1 著者 所属(和/英) | 九州大学大学院システム情報科学研究科情報工学専攻 Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University |
第 2 著者 氏名(和/英) | 安浦 寛人 / Hiroto YASUURA |
第 2 著者 所属(和/英) | 九州大学大学院システム情報科学研究科情報工学専攻 Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University |
発表年月日 | 1999/11/27 |
資料番号 | VLD99-78 |
巻番号(vol) | vol.99 |
号番号(no) | 475 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |