講演名 1999/11/26
Reconfigurable Computing Systemの暗号処理への適用
山口 晃由, 橋山 智訓, 大熊 繁,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年、ユーザが再構成可能な論理回路素子であるFPGAの性能向上と、ハードウェア記述言語によりハードウェアの高速性と並列性、ソフトウェアの柔軟性を兼ね備えた計算機システムが構成可能になりつつある。この手法はリコンフィギャラブルコンピューティング(RC)とよばれる。RCでは、論理演算等のFPGA向きの処理を必要に応じて回路を再構成しながら計算を進めることで、汎用プロセッサと協調し高速かつ柔軟な演算を実現できる。 本研究では高速に回路書換えを行なうFPGAシステムを製作し、暗号処理を例に提案システムの性能を評価した。
抄録(英) This paper introduces an implementation of Reconfigurable Computing technique for encryption processing. The Reconfigurable Computing (RC) is capable of accelerating the computational processing using dynamic reconfiguration of Field Programmable Gate Arrays (FPGAs). By deving the target ploblems into hardware and software appropriately, the computation time will become much faster. The authors implemented RC onto FPGA system. To examine the feasibility of this system, they apply it to encryption processing.
キーワード(和) リコンフィギャラブルコンピューティング / FPGA / 動的再構成 / 暗号処理
キーワード(英) Reconfigurable Computing / FPGA / Dynamic Reconfiguration / Encryption Processing
資料番号 VLD99-73
発行日

研究会情報
研究会 VLD
開催期間 1999/11/26(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) Reconfigurable Computing Systemの暗号処理への適用
サブタイトル(和)
タイトル(英) A Study on Reconfigurable Computing System for Encryption
サブタイトル(和)
キーワード(1)(和/英) リコンフィギャラブルコンピューティング / Reconfigurable Computing
キーワード(2)(和/英) FPGA / FPGA
キーワード(3)(和/英) 動的再構成 / Dynamic Reconfiguration
キーワード(4)(和/英) 暗号処理 / Encryption Processing
第 1 著者 氏名(和/英) 山口 晃由 / Teruyoshi Yamaguchi
第 1 著者 所属(和/英) 名古屋大学大学院工学研究科電気工学専攻
Dept. of Electrical Engineering Nagoya University
第 2 著者 氏名(和/英) 橋山 智訓 / Tomonori Hashiyama
第 2 著者 所属(和/英) (財)名古屋産業科学研究所
Nagoya Industrial Science Research Institute
第 3 著者 氏名(和/英) 大熊 繁 / Shigeru Okuma
第 3 著者 所属(和/英) 名古屋大学大学院工学研究科電気工学専攻
Dept. of Electrical Engineering Nagoya University
発表年月日 1999/11/26
資料番号 VLD99-73
巻番号(vol) vol.99
号番号(no) 474
ページ範囲 pp.-
ページ数 6
発行日