講演名 2002/2/28
DS/CDMAシステムにおける遅延プロファイル変換を用いたマルチパス分解能制御方式に関する検討
佐田 友和, 三瓶 政一, 森永 規彦,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) DS/CDMAシステムにおいて更なる高速伝送を達成するためには,チップレートの高速化が必要である.この場合,マルチパスに対する時間分解能が向上することから,遅延スプレッドの小さな環境においてはパスダイバーシチ利得が得られ,伝送特性の向上が期待できる反面,遅延スプレッドの大きな環境においては,分解されるパス数が非常に多くなるために,RAKEフィンガー数を有限にすると,マルチパス合成後のSNIRが大きく劣化し,これを補償するために送信電力が増加するという問題が生じる.そこで本検討では,マルチパスの分解能を調整するために,到来するパス数に応じて最適なチップレートを選択することにより,RAKE合成後のSNIRの改善を図る,適応マルチパス分解能制御方式を提案する.提案方式では,最高のチップレートで伝送した場合の遅延プロファイルを測定した後,遅延プロファイル変換によって,各チップレートにおける遅延プロファイルを推定し,RAKE合成後のSNIRが最大となるチップレートを選択する.計算機シミュレーションにより提案方式の伝送特性を評価した結果,30パスレイリーモデルにおいて3フィンガーのRAKE受信機を用いることで,チップレートを固定した場合と比較して平均送信電力を約5dB低減できることを確認した.
抄録(英) This paper proposes an adaptive multipath resolution control scheme using a delay profile conversion technique for RAKE receivers in DS/CDMA systems to effectively resolve and combine multipath for high-bit-rate multimedia services. In the proposed scheme, after a receiver measures a delay profile with its resolution of equal to the highest chip rate, then estimates delay profiles for lower chip rates using a delay profile conversion technique, and selects a chip rate that maximizes the received signal to noise plus interference power ratio (SNIR) after limited number of RAKE finger signals are combined. Computer simulation confirms that the proposed scheme can reduce the average transmit power by about 5 dB without degrading the transmission quality under 30-ray Rayleigh fading conditions when 3-finger RAKE receiver is employed.
キーワード(和) DS/CDMA / RAKE受信機 / 可変チップレート / 遅延プロファイル / 高速伝送
キーワード(英) DS/CDMA / RAKE receiver / Variable chip rate / Delay profile / High bit rate transmission
資料番号 RCS2001-295
発行日

研究会情報
研究会 RCS
開催期間 2002/2/28(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) DS/CDMAシステムにおける遅延プロファイル変換を用いたマルチパス分解能制御方式に関する検討
サブタイトル(和)
タイトル(英) Adaptive Multipath Resolution Control Scheme for RAKE Receiver using a Delay Profile Conversion Technique in DS/CDMA Systems
サブタイトル(和)
キーワード(1)(和/英) DS/CDMA / DS/CDMA
キーワード(2)(和/英) RAKE受信機 / RAKE receiver
キーワード(3)(和/英) 可変チップレート / Variable chip rate
キーワード(4)(和/英) 遅延プロファイル / Delay profile
キーワード(5)(和/英) 高速伝送 / High bit rate transmission
第 1 著者 氏名(和/英) 佐田 友和 / Tomokazu Sada
第 1 著者 所属(和/英) 大阪大学大学院 工学研究科
Graduate School of Engineering, Osaka University
第 2 著者 氏名(和/英) 三瓶 政一 / Seiichi Sampei
第 2 著者 所属(和/英) 大阪大学大学院 工学研究科
Graduate School of Engineering, Osaka University
第 3 著者 氏名(和/英) 森永 規彦 / Norihiko Morinaga
第 3 著者 所属(和/英) 大阪大学大学院 工学研究科
Graduate School of Engineering, Osaka University
発表年月日 2002/2/28
資料番号 RCS2001-295
巻番号(vol) vol.101
号番号(no) 683
ページ範囲 pp.-
ページ数 8
発行日