講演名 | 2002/2/28 伝達関数を用いた電源ノイズ見もり手法 杉山 聡, 池田 誠, 浅田 邦博, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 大規模集積回路内に発生する電源ノイズの解析は、近年の集積化にともないますます重要なものとなってきている。本研究では、デジタル回路のスイッチングによって発生する電源ノイズの影響を高速に見積もる手法を考案した。電源線をF行列に分割してF行列網を構成し、それに対し階層的手法で伝達関数を求めることによって、一投的な回路シミュレータで行なわれる大規模な行列演算の必要がなくなるために、回路内の全電源線ノードにおける電源ノイズの影響を高速に評価することが可能となる。HSPICEとの比較を行なうことにより、精度を維持しつつはるかに高速な評価が実現されることを確認した。 |
抄録(英) | The analysis of power supply noise on VLSI chips is becoming important. In this paper we propose a methodology for the estimation of power supply noise, caused by digital switching activity. Using matrix-transfer function calculated from F-matrix, this method makes it possible to reduce computational cost dramatically to estimate power supply noise at all the nodes in power supply lines. It is because we do not need to calculate a large-scale matrix as used in general circuit simulators. Proposed technique is shown efficient and valid enough compared with HSPICE simulation. |
キーワード(和) | 電源ノイズ / F行列 / 伝達関数 / スイッチング |
キーワード(英) | power supply noise / F-matrix / transfer fuction / switching |
資料番号 | VLD2001-157 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2002/2/28(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 伝達関数を用いた電源ノイズ見もり手法 |
サブタイトル(和) | |
タイトル(英) | Power Supply Noise Estimation Using Transfer Function |
サブタイトル(和) | |
キーワード(1)(和/英) | 電源ノイズ / power supply noise |
キーワード(2)(和/英) | F行列 / F-matrix |
キーワード(3)(和/英) | 伝達関数 / transfer fuction |
キーワード(4)(和/英) | スイッチング / switching |
第 1 著者 氏名(和/英) | 杉山 聡 / Satoshi Sugiyama |
第 1 著者 所属(和/英) | 東京大学大学院工学系研究科電子工学専攻 Department of Electronic Engineering, The University of Tokyo |
第 2 著者 氏名(和/英) | 池田 誠 / Makoto Ikeda |
第 2 著者 所属(和/英) | 東京大学大学院工学系研究科電子工学専攻 Department of Electronic Engineering, The University of Tokyo |
第 3 著者 氏名(和/英) | 浅田 邦博 / Kunihiro Asada |
第 3 著者 所属(和/英) | 東京大学大規模集積システム設計教育研究センター VLSI Design and Education Genter(VDEC), The University of Tokyo |
発表年月日 | 2002/2/28 |
資料番号 | VLD2001-157 |
巻番号(vol) | vol.101 |
号番号(no) | 694 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |