講演名 | 2004/11/20 状態が量子化されたスパイク位置写像の実装について(NC企画セッション : ニューロハードウェア) 鳥飼 弘幸, 濱中 洋, 斎藤 利通, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では二つのリングカウンタの結合系を提案する。同系は,(1)様々なパルス間隔の組み合わせからなる複雑な周期パルス列の発生、(2)複数の周期パルス列の初期値に対する共存、(3)周期パルス列への引き込み、等の興味ある現象を呈する。それらの現象は離散パルス位置写像によって精密に解析できる。また共存する周期パルス列に対して、パルス位置変調を用いた二値系列による符号化を考える。パラメータ値に依存して、系は周期パルス列の二進符号化とグレイ符号化を実現できる。FPGA化を念頭に置いて、パラメータ値を変更可能な系の実装法を提案し、その動作をVHDLシミュレーションで確認する。また系の並列化動作についても考察する。 |
抄録(英) | In this paper we present coupled two ring counters. The system can exhibit the following interesting phenomena: (1) generation of periodic pulse-trains having various pulse intervals; (2) co-existence of multiple periodic pulse-trains for an initial state; and (3) transition to periodic pulse-trains. These phenomena can be analyzed by a pulse position map having a discrete state. Using a pulse position modulation, the periodic pulse-train is coded by a digital sequence. By adjusting system parameters, the system can realize binary and Gray codings of the pulse-train. Towards FPGA implementation, we present an implementation method of the system having variable parameters. Then the system dynamics is analyzed by a VHDL simulation. We also consider parallel dynamics of the system. |
キーワード(和) | リングカウンタ / ディジタル力学系 / 積分発火ニューロン / パルス符号化 / FPGA |
キーワード(英) | Ring counter / Digital dynamical system / Integrate-and-fire neuron / Pulse coding / FPGA |
資料番号 | NLP2004-78,NC2004-94 |
発行日 |
研究会情報 | |
研究会 | NLP |
---|---|
開催期間 | 2004/11/20(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Nonlinear Problems (NLP) |
---|---|
本文の言語 | JPN |
タイトル(和) | 状態が量子化されたスパイク位置写像の実装について(NC企画セッション : ニューロハードウェア) |
サブタイトル(和) | |
タイトル(英) | Implementation of a quantized spike position map |
サブタイトル(和) | |
キーワード(1)(和/英) | リングカウンタ / Ring counter |
キーワード(2)(和/英) | ディジタル力学系 / Digital dynamical system |
キーワード(3)(和/英) | 積分発火ニューロン / Integrate-and-fire neuron |
キーワード(4)(和/英) | パルス符号化 / Pulse coding |
キーワード(5)(和/英) | FPGA / FPGA |
第 1 著者 氏名(和/英) | 鳥飼 弘幸 / Hiroyuki TORIKAI |
第 1 著者 所属(和/英) | 法政大学工学部情報電気電子工学科 EECE Dept., Hosei University |
第 2 著者 氏名(和/英) | 濱中 洋 / Hiroshi HAMANAKA |
第 2 著者 所属(和/英) | 法政大学工学部情報電気電子工学科 EECE Dept., Hosei University |
第 3 著者 氏名(和/英) | 斎藤 利通 / Toshimichi SAITO |
第 3 著者 所属(和/英) | 法政大学工学部情報電気電子工学科 EECE Dept., Hosei University |
発表年月日 | 2004/11/20 |
資料番号 | NLP2004-78,NC2004-94 |
巻番号(vol) | vol.104 |
号番号(no) | 472 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |