講演名 2005/3/4
低消費電力化を目的とした適応型ウェイ予測キャッシュとその評価(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
田中 秀和, 井上 弘士, モシニャガ ワシリー,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 我々はキャッシュの低消費電力化手法として, 適応型ウェイ予測(AWP)キャッシュを提案している.本手法では, 3つの異なる動作モードをキャッシュに持たせ, プログラム実行時のメモリ参照の振舞いに応じて動的に切替える事によりキャッシュの低消費電力化を実現する.AWPキャッシュの有効性を評価するためにシミュレーションおよび実設計に基づく消費エネルギー・性能評価を行う.複数ベンチマークを用いて評価を行った結果, 適応型ウェイ予測キャッシュはウェイ予測型キャッシュと比べ, 最善ケースにおいて, 約25%の性能向上を達成し, かつ, 約60%の消費エネルギー削減効果が得られた.
抄録(英) We have proposed a novel cache architecture for low power consumption, called "Adaptive Way-Predicting Cache (AWP cache)". The AWP cache has three different operation modes, and dynamically switches the modes according to the behavior of the memory reference when program is executed. To analyze the effectiveness of the AWP cache, we evaluate the energy consumption and the performance based on the simulation and the circuit design. We have evaluated the AWP cache using many benchmarks. As the results, it is observed that the performance improvement achieved by the AWP cache is about 25% in the best case, compared to the WP cache. And it is observed that the energy improvement achieved by the AWP cache is about 60% in the best case, compared to the WP cache.
キーワード(和) 低消費電力 / キャッシュ / ウェイ / 予測 / 動的切替
キーワード(英) low power consumption / cache / way / prediction / dynamic switching
資料番号 VLD2004-139,ICD2004-235
発行日

研究会情報
研究会 VLD
開催期間 2005/3/4(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 低消費電力化を目的とした適応型ウェイ予測キャッシュとその評価(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
サブタイトル(和)
タイトル(英) Adaptive Way-Predicting Cache for Low Power Consumption
サブタイトル(和)
キーワード(1)(和/英) 低消費電力 / low power consumption
キーワード(2)(和/英) キャッシュ / cache
キーワード(3)(和/英) ウェイ / way
キーワード(4)(和/英) 予測 / prediction
キーワード(5)(和/英) 動的切替 / dynamic switching
第 1 著者 氏名(和/英) 田中 秀和 / Hidekazu TANAKA
第 1 著者 所属(和/英) 福岡大学大学院工学研究科
Department of Electronics Engineering, Fukuoka University
第 2 著者 氏名(和/英) 井上 弘士 / Koji INOUE
第 2 著者 所属(和/英) 九州大学大学院システム情報科学研究院
Department of Informatics, Kyushu University
第 3 著者 氏名(和/英) モシニャガ ワシリー / Vasily G. Moshnyaga
第 3 著者 所属(和/英) 福岡大学工学部
Department of Electronics Engineering and Computer Science, Fukuoka University
発表年月日 2005/3/4
資料番号 VLD2004-139,ICD2004-235
巻番号(vol) vol.104
号番号(no) 709
ページ範囲 pp.-
ページ数 6
発行日