講演名 2005/3/4
PTAT 参照電圧生成回路を用いた、弱反転動作 CMOS デジタル回路の低消費電力化に関する研究(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
宮本 潤, 清水 新策, 井田 司, 松岡 俊匡, 谷口 研二,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 弱反転動作CMOSデジタル回路では、温度上昇に伴い消費電力が増加する。本研究ではPTAT(Proportional-to-Absolute Temperature)参照電圧生成回路で弱反転電流動作リングオシレータの電源電圧を変化させ、動作速度を保ったまま高温時の消費電力を削減できることを示す。さらに、提案する手法を用いて、大規模なデジタル回路システムにおいても低消費電力化が実現できることも示す。
抄録(英) In CMOS digital circuit operating in weak inversion, power consumption increases along with the rise of temperature. In this study, the power-supply voltage of the ring oscillator operating in weak inversion is changed using PTAT reference voltage generator and the power consumption at the high temperature has been reduced with operation speed kept. In addition, it was shown to be able to achieve power reduction using the proposed technique even in a large-scale digital circuit system.
キーワード(和) 弱反転 / 低消費電力 / デジタル回路
キーワード(英) weak inversion / Proportional-to-Absolute Temperature(PTAT) / low power / digital circuit
資料番号 VLD2004-138,ICD2004-234
発行日

研究会情報
研究会 VLD
開催期間 2005/3/4(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) PTAT 参照電圧生成回路を用いた、弱反転動作 CMOS デジタル回路の低消費電力化に関する研究(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
サブタイトル(和)
タイトル(英) Power Reduction Technique of Subthreshold CMOS Digital Circuits Using PTAT Reference Voltage Generator
サブタイトル(和)
キーワード(1)(和/英) 弱反転 / weak inversion
キーワード(2)(和/英) 低消費電力 / Proportional-to-Absolute Temperature(PTAT)
キーワード(3)(和/英) デジタル回路 / low power
第 1 著者 氏名(和/英) 宮本 潤 / Jun MIYAMOTO
第 1 著者 所属(和/英) 大阪大学大学院工学研究科
Department of Electronics and Information Systems, Osaka University
第 2 著者 氏名(和/英) 清水 新策 / Shinsaku SHIMIZU
第 2 著者 所属(和/英) 大阪大学大学院工学研究科
Department of Electronics and Information Systems, Osaka University
第 3 著者 氏名(和/英) 井田 司 / Tsukasa IDA
第 3 著者 所属(和/英) 大阪大学大学院工学研究科
Department of Electronics and Information Systems, Osaka University
第 4 著者 氏名(和/英) 松岡 俊匡 / Toshimasa MATSUOKA
第 4 著者 所属(和/英) 大阪大学大学院工学研究科
Department of Electronics and Information Systems, Osaka University
第 5 著者 氏名(和/英) 谷口 研二 / Kenji TANIGUCHI
第 5 著者 所属(和/英) 大阪大学大学院工学研究科
Department of Electronics and Information Systems, Osaka University
発表年月日 2005/3/4
資料番号 VLD2004-138,ICD2004-234
巻番号(vol) vol.104
号番号(no) 709
ページ範囲 pp.-
ページ数 6
発行日