講演名 | 2005/3/4 低消費電力 LSI 設計のための規則性に基づく電源電圧割り当て(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI) 山寺 茂雄, 張山 昌論, 亀山 充隆, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では, 演算器の消費電力削減のための複数電源電圧方式と配線消費電力削減のための演算器間の相互結合網の簡単化を統合した設計法を提案する.相互結合網の簡単化のために, データフローグラフ上のエッジが演算器間でのデータ転送に対応することに着目する.エッジで接続された2つのノード(起点ノード, 終点ノード)の演算器タイプにしたがって, データ転送の種類を分類する.データ転送の種類が同一であるデータ転送, すなわち, 起点・終点ノードの演算器タイプが同じデータ転送ではすべての起点ノードを同一の演算器に, かつ, すべての終点ノードを同一の演算器に割り当てることにより, それらの演算器間の配線を共有できる.さらに, 大規模問題を高速に解くために遺伝的アルゴリズムに基づく解法を提案する. |
抄録(英) | This paper presents a design method to minimize energy of both functional units (FUs) and an interconnection network between FUs. To reduce complexity of the interconnection network, data transfers between FUs are classified according to FU types of operations in a data flow graph. The basic idea behind reducing the complexity of the interconnection network is that the interconnection resource can be shared among data transfers with the same FU type of a source node and the same FU type of a destination node. Moreover, an efficient method based on a genetic algorithm is presented for large-size problems. |
キーワード(和) | ハイレベルシンセシス / 消費エネルギー最小化 / 配線簡単化 / 複数電源電圧 / 遺伝的アルゴリズム |
キーワード(英) | High-level synthesis / Energy consumption minimization / Interconection simplification / Multipile supply voltages / Genetic algorithm |
資料番号 | VLD2004-137,ICD2004-233 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2005/3/4(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 低消費電力 LSI 設計のための規則性に基づく電源電圧割り当て(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI) |
サブタイトル(和) | |
タイトル(英) | Supply-Voltage Assignment Using Regularity for Low Power Design |
サブタイトル(和) | |
キーワード(1)(和/英) | ハイレベルシンセシス / High-level synthesis |
キーワード(2)(和/英) | 消費エネルギー最小化 / Energy consumption minimization |
キーワード(3)(和/英) | 配線簡単化 / Interconection simplification |
キーワード(4)(和/英) | 複数電源電圧 / Multipile supply voltages |
キーワード(5)(和/英) | 遺伝的アルゴリズム / Genetic algorithm |
第 1 著者 氏名(和/英) | 山寺 茂雄 / Shigeo YAMADERA |
第 1 著者 所属(和/英) | 東北大学大学院情報科学研究科 Graduate School of Information Sciences, Tohoku University |
第 2 著者 氏名(和/英) | 張山 昌論 / Masanori HARIYAMA |
第 2 著者 所属(和/英) | 東北大学大学院情報科学研究科 Graduate School of Information Sciences, Tohoku University |
第 3 著者 氏名(和/英) | 亀山 充隆 / Michitaka KAMEYAMA |
第 3 著者 所属(和/英) | 東北大学大学院情報科学研究科 Graduate School of Information Sciences, Tohoku University |
発表年月日 | 2005/3/4 |
資料番号 | VLD2004-137,ICD2004-233 |
巻番号(vol) | vol.104 |
号番号(no) | 709 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |