講演名 2005-01-25
クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
落合 真和, 吉川 雅弥, 藤野 毅, 寺井 秀一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本論文ではクロストーク低減手法として, 配置処理の段階で, 隣接配線の信号の遷移タイミングによってクロストークの影響が変化することに着目し, 隣接配線が同時に逆方向に遷移するパターンを削減するクロストーク低減手法を提案する。すなわち, タイミング制約の厳しいクリティカルパスの隣接配線に対し, 配線の伝播する信号遷移確率を考慮した配置処理を行う。基本アルゴリズムとして遺伝的アルゴリズム(Genetic Algorithm以下GA)を用いる。
抄録(英) This paper presents a crosstalk reduction method. At the stage of the placement processing, we considered that the effect by the crosstalk changes depending on the transition timing of the adjacent signal, and reduce the adjacent wiring that changes in the same timing as the reverse. That is, to the adjacent wiring of the critical path to which the timing constraint is hard, this placement processing is done in consideration of the signal transition probability to which wiring spreads. The genetic algorithm (Genetic Algorithm GA) is used as a basic algorithm.
キーワード(和) クロストーク / クリティカルパス
キーワード(英) crosstalk / criticalpath / GA
資料番号 VLD2004-105,CPSY2004-71
発行日

研究会情報
研究会 VLD
開催期間 2005/1/18(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
サブタイトル(和)
タイトル(英) A novel Placement Procedure for crosstalk noise
サブタイトル(和)
キーワード(1)(和/英) クロストーク / crosstalk
キーワード(2)(和/英) クリティカルパス / criticalpath
第 1 著者 氏名(和/英) 落合 真和 / Masakazu OCHIAI
第 1 著者 所属(和/英) 立命館大学大学院理工学研究科
Science & Engineering, Ritsumeikan University
第 2 著者 氏名(和/英) 吉川 雅弥 / Masaya YOSHIKAWA
第 2 著者 所属(和/英) 立命館大学大学院理工学研究科
Science & Engineering, Ritsumeikan University
第 3 著者 氏名(和/英) 藤野 毅 / Takeshi FUJINO
第 3 著者 所属(和/英) 立命館大学大学院理工学研究科
Science & Engineering, Ritsumeikan University
第 4 著者 氏名(和/英) 寺井 秀一 / Hidekazu TERAI
第 4 著者 所属(和/英) 立命館大学大学院理工学研究科
Science & Engineering, Ritsumeikan University
発表年月日 2005-01-25
資料番号 VLD2004-105,CPSY2004-71
巻番号(vol) vol.104
号番号(no) 589
ページ範囲 pp.-
ページ数 6
発行日