講演名 | 2005-03-04 DEVELOPMENT OF ON-BOARD COMPUTERS FOR STSAT-2(Small satellite (1), Workshop for Space, Aeronautical and Navigational Electronics (W S A N E 2005)) , |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | |
抄録(英) | The Engineering Model of on-board computer (OBC) for STSAT-2 was developed and tested completely with other sub-systems. The on-board computer of STSAT-2 has a high-performance PowerPC processors and a structure of centralized network communication without a Network Controller of the STSAT-1. That is, the on-board computer directly manages a satellite network. In addition, many logics are implemented by Field Programmable Gate Array, such as interrupt controller, watchdog timer and UART. So, we can reduce the weight and size of on-board computer. Also, the developed on-board computer has more improved tolerance against Single Event Upsets and faults than that of the STSAT-1. |
キーワード(和) | |
キーワード(英) | STSAT-2 / Small satellite / FPGA / UART / on-board computer |
資料番号 | SANE2004-104 |
発行日 |
研究会情報 | |
研究会 | SANE |
---|---|
開催期間 | 2005/2/25(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Space, Aeronautical and Navigational Electronics (SANE) |
---|---|
本文の言語 | ENG |
タイトル(和) | |
サブタイトル(和) | |
タイトル(英) | DEVELOPMENT OF ON-BOARD COMPUTERS FOR STSAT-2(Small satellite (1), Workshop for Space, Aeronautical and Navigational Electronics (W S A N E 2005)) |
サブタイトル(和) | |
キーワード(1)(和/英) | / STSAT-2 |
第 1 著者 氏名(和/英) | / Chang wan Ryu |
第 1 著者 所属(和/英) | Satellite Technology Research Center, KAIST |
発表年月日 | 2005-03-04 |
資料番号 | SANE2004-104 |
巻番号(vol) | vol.104 |
号番号(no) | 698 |
ページ範囲 | pp.- |
ページ数 | 4 |
発行日 |