講演名 2004/11/25
動的システム最適化技術SysteMorphの予備性能評価(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
江島 和仁, 吉松 則文, 曽我 武史, 村上 和彰,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) コンピュータのハードウェアや,ソフトウェアを動的に最適化する「動的システム最適化技術」が注目されている.筆者らはSysteMorphという適応型動的システム最適化技術の概念を用い,その応用システムの研究を行っている.本論文では動的システム最適化技術によって到達可能な性能向上を評価実験によって示す.動的システム最適化技術による性能向上を対象プログラムの最適化前後のクロックサイクル数の比率で定義する.評価実験の結果からVLIW型の加速実行部を持つシステムで高い性能向上が期待できるアプリケーションを示す.
抄録(英) Dynamic optimization technology for a system which dynamically optimizes both software and hardware is gaining attention of computer system researchers. The authors are researching SysteMorph, a feedback directed dynamic and adaptive hardware/instruction set architecture(ISA)/software co-optimization technology. The technology enables to optimize performance, power, and consumption energy for a system dynamically. In this paper the authors describe attainable performance improvement with the SysteMorph technology. Clock cycle counts of benchmark programs by applying the SysteMorph are evaluated using a simulation method. The, performance improvement is shown as a rate of the clock cycle count comparing with unoptimized state. As a conclusion the authors show an application group which can achieve large performance improvement in a system using VLIW acceleration unit.
キーワード(和) 動的システム最適化技術 / オンライン・プロファイリング / 加速実行
キーワード(英) DynarFlic optimization / Online profiling / accelerate execution
資料番号 CPSY2004-42
発行日

研究会情報
研究会 CPSY
開催期間 2004/11/25(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) 動的システム最適化技術SysteMorphの予備性能評価(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
サブタイトル(和)
タイトル(英) Preliminary Performance Evaluation of Dynamic/Adaptive/System Level Optimization Technology, SysteMorph
サブタイトル(和)
キーワード(1)(和/英) 動的システム最適化技術 / DynarFlic optimization
キーワード(2)(和/英) オンライン・プロファイリング / Online profiling
キーワード(3)(和/英) 加速実行 / accelerate execution
第 1 著者 氏名(和/英) 江島 和仁 / Kazuhito ESHIMA
第 1 著者 所属(和/英) 九州大学
Graduate School of Information Science and Electrical Engineering, Kyushu University
第 2 著者 氏名(和/英) 吉松 則文 / Norifumi YOSHIMATSU
第 2 著者 所属(和/英) 福岡県産業・科学技術振興財団福岡知的クラスター研究所
FLEETS, Fukuoka Laboratry for Emerging & Enabling Technology of SoC
第 3 著者 氏名(和/英) 曽我 武史 / Takeshi SOGA
第 3 著者 所属(和/英) 福岡県産業・科学技術振興財団福岡知的クラスター研究所
FLEETS, Fukuoka Laboratry for Emerging & Enabling Technology of SoC
第 4 著者 氏名(和/英) 村上 和彰 / Kazuaki MURAKAMI
第 4 著者 所属(和/英) 九州大学
Graduate School of Information Science and Electrical Engineering, Kyushu University
発表年月日 2004/11/25
資料番号 CPSY2004-42
巻番号(vol) vol.104
号番号(no) 476
ページ範囲 pp.-
ページ数 6
発行日