講演名 2005-01-21
データドリブンに基づくバス解析の一手法
三好 健文, 杉野 暢彦,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) マルチプロセッシングシステムは, 高効率な計算処理能力を省スペース低消費電力で実現することが可能である.しかし, マルチプロセッシングシステムをターゲットとするソフトウェア開発においては, 各プロセッサへの命令スケジューリングとバスアクセスの効率を考慮しなければならない.特に各プロセッサでの計算能力が向上している最近では, バスアクセスがボトルネックとなることが多い.バスアクセスの効率化のためにはバス解析が必要となるが, これはデータ依存解析と命令l頃序解析の両方が必要であるためコストが大きい.本研究では, プログラム中で利用される変数のバスアクセスのタイミングを定量的に評価することで, コストの少ないバス解析手法についての提案を行う.
抄録(英) Multi-processing architecture is often utilized in implementation of various mobile equipments, since it provides high computational performance with less power consumption and smaller chip size. When we write a program for such an architecture, however, we must be very careful not only for computational ordering, but also efficient bus exploitation. Especially, recent multi-processing architecture with high speed processor cores causessevere degradation in computational performance of a given program due to bus conflicts. In order to improve in throughput, a bus performance analysis is one of helpful tools. Since bus analysis consists of analysis of data dependency and instructions schedules, however, it is highly computational intensive. In this article, a new technique to analyze a bus architecture is shown. The proposed method quantitively evaluates bus access performance by bus accesses of program variables, so that it gives lower computational complexity.
キーワード(和) マルチプロセッシング / バス / スケジューリング
キーワード(英) multi-processing / bus / scheduling
資料番号 CAS2004-75
発行日

研究会情報
研究会 CAS
開催期間 2005/1/14(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Circuits and Systems (CAS)
本文の言語 JPN
タイトル(和) データドリブンに基づくバス解析の一手法
サブタイトル(和)
タイトル(英) A Technique to Analyze Bus Architecture Driven By Data Stream
サブタイトル(和)
キーワード(1)(和/英) マルチプロセッシング / multi-processing
キーワード(2)(和/英) バス / bus
キーワード(3)(和/英) スケジューリング / scheduling
第 1 著者 氏名(和/英) 三好 健文 / Takefumi MIYOSHI
第 1 著者 所属(和/英) 東京工業大学大学院総合理工学研究科
Department of Advanced Applied Electronics, Tokyo Institute of Technology
第 2 著者 氏名(和/英) 杉野 暢彦 / Nobuhiko SUGINO
第 2 著者 所属(和/英) 東京工業大学大学院総合理工学研究科
Department of Advanced Applied Electronics, Tokyo Institute of Technology
発表年月日 2005-01-21
資料番号 CAS2004-75
巻番号(vol) vol.104
号番号(no) 557
ページ範囲 pp.-
ページ数 4
発行日