講演名 | 2001/11/23 遅延情報を利用した非同期式VLSI設計の一手法の提案 今井 雅, 南谷 崇, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では、非同期式VLSI設計の一手法として、限定された回路ブロックのみから構成された同期式RTLモデルを入力仕様とし、グローバルクロックの代わりに要求-応答プロトコルに基づいたローカルなタイミング信号を生成する設計手法を提案する。提案する手法では、設計時に遅延情報を利用できることを前提として、束データ方式に基づくデータ転送を行う非同期式システムを実現する。本設計方式に基づいたシステムは、入カデータに依存して大きく遅延が変動する場合に同期式システムよりも高速な非同期式システムを実現できる。また、本設計方式の入力仕様は同期式RTLであるため、同期式システム設計者でも容易に非同期式システムを設計することが出来る。 |
抄録(英) | In this paper we propose a design style of asynchronous VLSI where we assume that delay information is available during the design process. In this style, the local timing signal based on the request-acknowledge protocol instead of the global clock is used. The main characteristics of a system synthesized using this style are that the functional modules that constitute the system operate at average-case delay resulting in a better performance than synchronous systems ; and because the input specification is a synchronous RTL model. designers familiar with synchronous systems can easily design a complex asynchronous system. |
キーワード(和) | 非同期式システム / 機能モジュール / 細粒度化 / 状態機械 |
キーワード(英) | Asynchronous System / Functional Module / Fine-grain Pipelining / Finite State Machine |
資料番号 | VLD2001-120,ICD2001-165,FTS2001-67 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2001/11/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 遅延情報を利用した非同期式VLSI設計の一手法の提案 |
サブタイトル(和) | |
タイトル(英) | A Design Style of Asynchronous VLSI using Delay Information |
サブタイトル(和) | |
キーワード(1)(和/英) | 非同期式システム / Asynchronous System |
キーワード(2)(和/英) | 機能モジュール / Functional Module |
キーワード(3)(和/英) | 細粒度化 / Fine-grain Pipelining |
キーワード(4)(和/英) | 状態機械 / Finite State Machine |
第 1 著者 氏名(和/英) | 今井 雅 / Masashi IMAI |
第 1 著者 所属(和/英) | 東京大学先端科学技術研究センター Research Center for Advanced Science and Technology, The University of Tokyo |
第 2 著者 氏名(和/英) | 南谷 崇 / Takashi NANYA |
第 2 著者 所属(和/英) | 東京大学先端科学技術研究センター Research Center for Advanced Science and Technology, The University of Tokyo |
発表年月日 | 2001/11/23 |
資料番号 | VLD2001-120,ICD2001-165,FTS2001-67 |
巻番号(vol) | vol.101 |
号番号(no) | 468 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |