講演名 | 2001/11/23 CMOS論理回路の充放電電流および貫通電流による消費電力の解析 鹿野 裕明, 原田 知親, 榎本 忠儀, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | ディジタル論理ゲート回路の消費電力を簡単に見積もる手法を確立するために、負荷容量の充放電電流による消費電力(P_D)、インバータの貫通電流による消費電力(P_S)の特性をSPICEの結果ならびに試作チップの実測結果を用いて考察した.P_Sは入力電圧の立ち上がり、立ち下がり時問(t)、負荷容量(C)、電源電圧、しきい値電圧、等の関数であることを示す.次に、見積もりが不可能なtやCに替えて、既知であるドライバのファンアウト数(m)や対象論理ゲートのファンアウト数(n)を用いて、P_D、P_Sを定式化したことを示す.NAND、NOR、等のP_D、P_Sを定式化すれば、CADツールを用いずに、CMOS大規模論理回路のP_D、P_Sを容易に見積もることが可能となる. |
抄録(英) | A purpose of this paper is to establish a technique that can easily calculate power dissipation of logic circuits due to a direct-path short-circuit current. Characteristics of the short-circuit power dissipation (P_S) of an inverter have first been examined. It was found that P_S was a function of both rise-and fall-times (t) of an input voltage and an output load-capacitor (C). It was difficult to estimate both and C for an individual single gate in a large circuitry so we have developed a simple P_S expression of the inverter as a function of the number of logic gates parallel to this inverter and the number of fun-outs, instead of using t and C. P_S expressions for other logic gates such as NANDs, NORs, etc. will be established so we could easily estimate P_S of logic circuitries without using CAD tools. |
キーワード(和) | CMOS / インバータ / 消費電力 / 貫通電流 / 貫通電流による消費電力 |
キーワード(英) | CMOS / inverter / power dissipation / short-circuit current / short-circuit dissipation |
資料番号 | VLD2001-114,ICD2001-159,FTS2001-61 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2001/11/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | CMOS論理回路の充放電電流および貫通電流による消費電力の解析 |
サブタイトル(和) | |
タイトル(英) | Analysis of Power Dissipation Due to Short-Circuit Current in CMOS Logic Circuits |
サブタイトル(和) | |
キーワード(1)(和/英) | CMOS / CMOS |
キーワード(2)(和/英) | インバータ / inverter |
キーワード(3)(和/英) | 消費電力 / power dissipation |
キーワード(4)(和/英) | 貫通電流 / short-circuit current |
キーワード(5)(和/英) | 貫通電流による消費電力 / short-circuit dissipation |
第 1 著者 氏名(和/英) | 鹿野 裕明 / Hiroaki Shikano |
第 1 著者 所属(和/英) | 中央大学大学院理工学研究科情報工学専攻 Graduate School of Science and Engineering, Chuo Uiiiversity |
第 2 著者 氏名(和/英) | 原田 知親 / Tomochika Harada |
第 2 著者 所属(和/英) | 中央大学大学院理工学研究科情報工学専攻 Graduate School of Science and Engineering, Chuo Uiiiversity |
第 3 著者 氏名(和/英) | 榎本 忠儀 / Tadayoshi Enomoto |
第 3 著者 所属(和/英) | 中央大学大学院理工学研究科情報工学専攻 Graduate School of Science and Engineering, Chuo Uiiiversity |
発表年月日 | 2001/11/23 |
資料番号 | VLD2001-114,ICD2001-159,FTS2001-61 |
巻番号(vol) | vol.101 |
号番号(no) | 468 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |