講演名 2001/11/22
アプリケーション対応型CPU用再構成可能コプロセッサシステム
野毛 寛之, 黒川 恭一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年、アプリケーション(以降AP)に必要な処理データ量の増加により、いままでの汎用CPUの拡張命令では十分な性能を得ることが難しくなってきている。本研究では、APの高速動作を実現するために、回路構成をAPの特性に合わせて柔軟に変更することのできる再構成可能素子を利用することで、APに対応した最適なCPU回路構成を持った処理の中心となるAP対応型CPUコア部と必要に応じてCPUコア部の処理を助ける専用回路部の2つの処理部により構成される再構成可能システムを提案する。
抄録(英) The amount of data to be processed by an application program (AP) is increasing at a high rate. As a result, the general purpose CPU architectures are losing their high performance by only expanding their instruction sets. This paper proposes a reconfigurable system that is composed of the following two parts; a reconfigurable CPU and a reconfigurable coprocessor. The former part is the main part of the proposed system specially corresponding to an AP by using a reconfigurable device. The latter part is a specific part to support the former part as a specially designed coprocessor using another reconfigurable device
キーワード(和) アプリケーション / 再構成可能素子 / 自己再構成 / 暗号
キーワード(英) application program / reconfigurable device / dynamically reconfigurable / Cryptography
資料番号 VLD2001-108,ICD2001-153,FTS2001-55
発行日

研究会情報
研究会 VLD
開催期間 2001/11/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) アプリケーション対応型CPU用再構成可能コプロセッサシステム
サブタイトル(和)
タイトル(英) An implementation of reconfigurable coprocessor system with reconfigurable CPU corresponding to application programs
サブタイトル(和)
キーワード(1)(和/英) アプリケーション / application program
キーワード(2)(和/英) 再構成可能素子 / reconfigurable device
キーワード(3)(和/英) 自己再構成 / dynamically reconfigurable
キーワード(4)(和/英) 暗号 / Cryptography
第 1 著者 氏名(和/英) 野毛 寛之 / Hiroyuki Noge
第 1 著者 所属(和/英) 防衛大学校情報工学科
Dept.of Computer Science, National Defense Academy
第 2 著者 氏名(和/英) 黒川 恭一 / Takakazu Kurokawa
第 2 著者 所属(和/英) 防衛大学校情報工学科
Dept.of Computer Science, National Defense Academy
発表年月日 2001/11/22
資料番号 VLD2001-108,ICD2001-153,FTS2001-55
巻番号(vol) vol.101
号番号(no) 467
ページ範囲 pp.-
ページ数 6
発行日