講演名 2001/11/22
オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
秋山 励, 高田 英裕, 山中 唯生, 大熊 晴之, 末次 康江, 金岡 敏弘, 熊木 哲, 石原 和哉, 花見 充雄, 松村 哲哉, 渡邊 哲哉, 味岡 佳英, 松田 吉雄,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 64MビットDRAM内臓オンチップMPEG-2エンコーダLSIを開発した.大規模・高速なLSIをインプリメントするために, マルチクロックの階層的スキュー管理, クロストークノイズを考慮したタイミイング検証, デカップリングキャパシタによる電源のIRドロップ対策を実施した.その結果, 162MHz動作ブロックにおいて, クロストークノイズを考慮した検証で目標性能の263MHz@1.5Vを満足させると共に, IRドロップを166mVに抑えることを可能とした.
抄録(英) An on-chip, 64-Mb, embedded, DRAM MPEG-2 encoder LSI with a multimedia processor has been developed. To implement this large-scale and high-speed LSI, we have developed the hierarchical skew control of multi-clocks, with timing verification, in which cross-talk noise is considered, and simple measures taken against the IR drop in the Power lines through decoupling capacitors. As a result, the target performance of 263 MHz at 1.5 V has been successfully attained and verified, the cross-talk noise has been considered, and, in addition, it has become possible to restrain the IR drop to 166 mV in the 162 MHz operation block.
キーワード(和) Multimedia processor / クロックスキュー / クロストークノイズ / IRドロップ / Video encoder / MPEG-2
キーワード(英) Multimedia processor / Clock skew / Cross-talk noise / IR drop / Video encoder / MPEG-2
資料番号 VLD2001-94,ICD2001-139,FTS2001-41
発行日

研究会情報
研究会 VLD
開催期間 2001/11/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
サブタイトル(和)
タイトル(英) Physical Design Methodology for On-chip 64-Mb DRAM MPEG-2 Encoding with a Multimedia Processor
サブタイトル(和)
キーワード(1)(和/英) Multimedia processor / Multimedia processor
キーワード(2)(和/英) クロックスキュー / Clock skew
キーワード(3)(和/英) クロストークノイズ / Cross-talk noise
キーワード(4)(和/英) IRドロップ / IR drop
キーワード(5)(和/英) Video encoder / Video encoder
キーワード(6)(和/英) MPEG-2 / MPEG-2
第 1 著者 氏名(和/英) 秋山 励 / Rei AKIYAMA
第 1 著者 所属(和/英) 三菱電機エンジニアリング株式会社電子デバイス事業所
Erectronic Devices Design Center, Mitsubishi Electric Engeneering Coroporation
第 2 著者 氏名(和/英) 高田 英裕 / Hidehiro TAKATA
第 2 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 3 著者 氏名(和/英) 山中 唯生 / Tadao YAMANAKA
第 3 著者 所属(和/英) 三菱電機エンジニアリング株式会社電子デバイス事業所
Erectronic Devices Design Center, Mitsubishi Electric Engeneering Coroporation
第 4 著者 氏名(和/英) 大熊 晴之 / Haruyuki OHKUMA
第 4 著者 所属(和/英) 三菱電機エンジニアリング株式会社電子デバイス事業所
Erectronic Devices Design Center, Mitsubishi Electric Engeneering Coroporation
第 5 著者 氏名(和/英) 末次 康江 / Yasue SUETSUGU
第 5 著者 所属(和/英) 三菱電機エンジニアリング株式会社電子デバイス事業所
Erectronic Devices Design Center, Mitsubishi Electric Engeneering Coroporation
第 6 著者 氏名(和/英) 金岡 敏弘 / Toshihiro KANAOKA
第 6 著者 所属(和/英) 三菱電機エンジニアリング株式会社電子デバイス事業所
Erectronic Devices Design Center, Mitsubishi Electric Engeneering Coroporation
第 7 著者 氏名(和/英) 熊木 哲 / Satoshi KUMAKI
第 7 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 8 著者 氏名(和/英) 石原 和哉 / Kazuya ISHIHARA
第 8 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 9 著者 氏名(和/英) 花見 充雄 / Atsuo HANAMI
第 9 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 10 著者 氏名(和/英) 松村 哲哉 / Tetsuya MATSUMURA
第 10 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 11 著者 氏名(和/英) 渡邊 哲哉 / Tetsuya WATANABE
第 11 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
第 12 著者 氏名(和/英) 味岡 佳英 / Yoshihide AJIOKA
第 12 著者 所属(和/英) 三菱電機株式会社システムLSI事業統括部
System LSI division, Mitsubishi Electric Coroporation
第 13 著者 氏名(和/英) 松田 吉雄 / Yoshio MATSUDA
第 13 著者 所属(和/英) 三菱電機株式会社システムLSI事業化推進センター
System LSI Development Center, Mitsubishi Electric Coroporation
発表年月日 2001/11/22
資料番号 VLD2001-94,ICD2001-139,FTS2001-41
巻番号(vol) vol.101
号番号(no) 467
ページ範囲 pp.-
ページ数 6
発行日