講演名 2001/6/22
動画像動き検出器のFPGA実現に関する考察
仲川 和志, 白石 真一, 長谷山 美紀, 北島 秀夫,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 動画像の高精度な動き検出を可能とする手法が提案されている.しかし,この動き検出法は,動画像内のブロックの3次元回転を考慮するため,多大な計算量が必要であるという問題がある.そこで,本文ではハードウエア化によりこの計算時間の問題を解決することを目的とし,この動き検出処理を効果的にハードウエア実現するアーキテクチャを提案する.さらに,本文ではハードウェア記述言語の一つであるVHDLを用いてこのアーキテクチャを設計し,FPGAデバイス上に実現する.実現された動き検出器を用いて,実際の動画像の動き検出を行うことにより,その動作に問題がないことを確認する.
抄録(英) This paper proposes an architecture for an accurate motion estimation algorithm. The accurate motion estimation algorithm has a high computational cost. In order to avoid such computational complexity, we propose a method to realize the motion estimator in hardware. In this paper, we describe the motion estimator in VHDL and implement it on an FPGA device. To verify our design, we compute motion parameters from real image sequences by using the FPGA-implemented motion estimator.
キーワード(和) 動き検出器 / VHDL / FPGA / VLSI
キーワード(英) Motion estimator / VHDL / FPGA / VLSI
資料番号 CAS2001-35,VLD2001-52,DSP2001-54
発行日

研究会情報
研究会 VLD
開催期間 2001/6/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 動画像動き検出器のFPGA実現に関する考察
サブタイトル(和)
タイトル(英) A Note on an FPGA Design of a Motion Estimator
サブタイトル(和)
キーワード(1)(和/英) 動き検出器 / Motion estimator
キーワード(2)(和/英) VHDL / VHDL
キーワード(3)(和/英) FPGA / FPGA
キーワード(4)(和/英) VLSI / VLSI
第 1 著者 氏名(和/英) 仲川 和志 / Kazushi Nakagawa
第 1 著者 所属(和/英) 北海道大学大学院工学研究科
Graduate School of Engineering, Hokkaido University
第 2 著者 氏名(和/英) 白石 真一 / Shinichi Shiraishi
第 2 著者 所属(和/英) 北海道大学大学院工学研究科
Graduate School of Engineering, Hokkaido University
第 3 著者 氏名(和/英) 長谷山 美紀 / Miki Haseyama
第 3 著者 所属(和/英) 北海道大学大学院工学研究科
Graduate School of Engineering, Hokkaido University
第 4 著者 氏名(和/英) 北島 秀夫 / Hideo Kitajima
第 4 著者 所属(和/英) 北海道大学大学院工学研究科
Graduate School of Engineering, Hokkaido University
発表年月日 2001/6/22
資料番号 CAS2001-35,VLD2001-52,DSP2001-54
巻番号(vol) vol.101
号番号(no) 144
ページ範囲 pp.-
ページ数 6
発行日