講演名 | 2001/6/22 隠れマルコフモデル法の並列並行LSIシステムの一設計法 吉澤 真吾, 宮永 喜一, 吉田 則信, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では、高認識精度でかつ実時間応答の可能な音声認識チップを実現するため、連続分布型HMM(隠れマルコフモデル,Hidden Markov Models)の並列並行LSIシステムの設計手法について述べる。近年、音声認識技術と集積回路技術の向上により、小型化・低消費電力化を指向とする音声認識チップが開発されつつあるが、計算量の増大化、高演算精度の要求などの改善すべき問題点が発生している。これを解決するため、浮動小数点演算器で構成し、パイプライン処理方式を採用した並列処理音声認識VLSI設計手法を提案する。音声認識VLSIは、CMOS 0.35umテクノロジ上で実装し、70MHzでの動作を見込んでいる。 |
抄録(英) | This paper introduces the design of aparallel and concurrent LSI system for countious hidden Markov models (CHMM). The new design can realize a speech recognition system with high performance and real time response. Recently the technologies of speech recognition methods and circuit design have considerably progressed and consequently a speech recognition chip has been tried to be developed with a low-power and small-size circuits. However, many issues still result in the large computation time and the high data accuracy. Therefore, this report proposes a new paralleI VLSI architecture for a speech recognition technique with floating-point-units (FPU) and parallel/pipeline mechanism. The speech recognition VLSl is designed in 0.35um CMOS process and can be clocked at 70MHz. |
キーワード(和) | 音声認識 / 隠れマルコフモデル / VLSI |
キーワード(英) | speech recognition / HMM / VLSI |
資料番号 | CAS2001-33,VLD2001-50,DSP2001-52 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2001/6/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 隠れマルコフモデル法の並列並行LSIシステムの一設計法 |
サブタイトル(和) | |
タイトル(英) | Design of a Parallel and Concurrent LSI System for Hidden Markov Models |
サブタイトル(和) | |
キーワード(1)(和/英) | 音声認識 / speech recognition |
キーワード(2)(和/英) | 隠れマルコフモデル / HMM |
キーワード(3)(和/英) | VLSI / VLSI |
第 1 著者 氏名(和/英) | 吉澤 真吾 / Shingo YOSHIZAWA |
第 1 著者 所属(和/英) | 北海道大学大学院工学研究科 Graduate School of Engineering, Hokkaido University |
第 2 著者 氏名(和/英) | 宮永 喜一 / Yoshikazu MIYANAGA |
第 2 著者 所属(和/英) | 北海道大学大学院工学研究科 Graduate School of Engineering, Hokkaido University |
第 3 著者 氏名(和/英) | 吉田 則信 / Norinobu YOSHIDA |
第 3 著者 所属(和/英) | 北海道大学大学院工学研究科 Graduate School of Engineering, Hokkaido University |
発表年月日 | 2001/6/22 |
資料番号 | CAS2001-33,VLD2001-50,DSP2001-52 |
巻番号(vol) | vol.101 |
号番号(no) | 144 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |