講演名 | 2000/11/23 非同期式動的再構成可能LSIによる自己複製回路 小西 隆介, 伊藤 秀之, 中田 広, 塩澤 恒道, 稲森 稔, 名古屋 彰, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | プラスティックセルアーキテクチャ(PCA)を実現する最初のVLSIであるPCA-1を開発し、その上で自己複製を行なう回路を実現し動作を確認したので報告する。PCAは論理回路の動的かつ自律的再構成を可能にするハードウェアアーキテクチャであり、可変部と組込部の二重構造を持つセルのアレイである。PCA-1では非同期式制御を全面的に採用しており、可変部上に構成される論理回路も非同期式回路として実現する。自己複製は組込部と可変部上の回路の協調作業として行われる。自己複製がシミュレーション通りに行われることを実チップで確認した。 |
抄録(英) | In this paper, we report on a self-reproducing circuit configured on PCA-1, which is the first VLSI chip realizing the Plastic Cell Architecture(PCA). PCA is a hardware architecture that enables dynamic and autonomous reconfiguration of logic circuits. From a structural point of view, PCA is a dual layered cell array, which cell is composed of a plastic part and a built-in part. We designed PCA-1 as a fully asynchronous LSI. Thus, the circuits on the plastic part are configured as self-timed circuits. The self-reproduction is performed as a cooperative task of built-in parts and a circuit on the plastic part. We confirmed that the on-chip self-reproducing circuit behaved correctly as simulated. |
キーワード(和) | 再構成可能計算 / 動的再構成 / 非同期式回路 / VLSI / FPGA |
キーワード(英) | reconfigurable computing / dynamic reconfiguration / asynchronous circuits / VLSI / FPGA |
資料番号 | VLD2000-79,ICD2000-136,FTS2000-44 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2000/11/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 非同期式動的再構成可能LSIによる自己複製回路 |
サブタイトル(和) | |
タイトル(英) | A Self-reproducing Circuit on a Dynamically Reconfigurable Asynchronous LSI |
サブタイトル(和) | |
キーワード(1)(和/英) | 再構成可能計算 / reconfigurable computing |
キーワード(2)(和/英) | 動的再構成 / dynamic reconfiguration |
キーワード(3)(和/英) | 非同期式回路 / asynchronous circuits |
キーワード(4)(和/英) | VLSI / VLSI |
キーワード(5)(和/英) | FPGA / FPGA |
第 1 著者 氏名(和/英) | 小西 隆介 / Ryusuke KONISHI |
第 1 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 2 著者 氏名(和/英) | 伊藤 秀之 / Hideyuki ITO |
第 2 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 3 著者 氏名(和/英) | 中田 広 / Hiroshi NAKADA |
第 3 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 4 著者 氏名(和/英) | 塩澤 恒道 / Tsunemichi SHIOZAWA |
第 4 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 5 著者 氏名(和/英) | 稲森 稔 / Minoru INAMORI |
第 5 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 6 著者 氏名(和/英) | 名古屋 彰 / Akira NAGOYA |
第 6 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
発表年月日 | 2000/11/23 |
資料番号 | VLD2000-79,ICD2000-136,FTS2000-44 |
巻番号(vol) | vol.100 |
号番号(no) | 473 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |