講演名 2000/11/23
局所演算性に基づくDynamic-Storage形Logic-in-Memory VLSIの構成
木村 啓明, 羽生 貴弘, 亀山 充隆,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 配線ボトルネックによる性能劣化を軽減する回路構成の一手法として, 局所演算可能な順序回路向けのLogic-in-Memory VLSIの構成法を提案する.局所演算可能な状態割当を行うと共に, 演算機能と記憶機能を一体化したDynamic-Storage形基本演算回路を用いて回路構成を行うことにより, 論理ゲート-記憶素子間のデータ転送が局所化された順序回路をコンパクトに構成できることを示す.また, 本手法の-適用例として4進カウンタを取り上げ, 従来の構成法と比較して, 本提案の設計法が配線遅延, 面積, 配線部分による消費電力を軽減できることを定量的に評価した結果を述べる.
抄録(英) A new logic-in-memory VLSI for synchronous sequential circuits is proposed to localize data transfer between combinational logic circuits and storage elements. The combination of a locally computable state assignment and a dynamic storage-based-pass-transistor network, in which state registers are distributed over a combinational circuit, makes it possible to realize compact sequential circuits with local data transfer. As a typical application, a modulo-4 counter based on one-hot coding is designed by using the proposed circuit. Its performance is superior to that of corresponding binary CMOS implementation under a 0.35-μm CMOS technology.
キーワード(和) 同期式順序回路 / パストランジスタネットワーク / 局所演算性 / ダイナミック記憶
キーワード(英) synchronous sequential circuits / pass-transistor network / local computability / dynamic storage
資料番号 VLD2000-78,ICD2000-135,FTS2000-43
発行日

研究会情報
研究会 VLD
開催期間 2000/11/23(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 局所演算性に基づくDynamic-Storage形Logic-in-Memory VLSIの構成
サブタイトル(和)
タイトル(英) Dynamic-Storage-Based Logic-in-Memory VLSI with Local Computability
サブタイトル(和)
キーワード(1)(和/英) 同期式順序回路 / synchronous sequential circuits
キーワード(2)(和/英) パストランジスタネットワーク / pass-transistor network
キーワード(3)(和/英) 局所演算性 / local computability
キーワード(4)(和/英) ダイナミック記憶 / dynamic storage
第 1 著者 氏名(和/英) 木村 啓明 / Hiromitsu Kimura
第 1 著者 所属(和/英) 東北大学大学院情報科学研究科
Graduate School of Information Sciences, Tohoku University
第 2 著者 氏名(和/英) 羽生 貴弘 / Takahiro Hanyu
第 2 著者 所属(和/英) 東北大学大学院情報科学研究科
Graduate School of Information Sciences, Tohoku University
第 3 著者 氏名(和/英) 亀山 充隆 / Michitaka Kameyama
第 3 著者 所属(和/英) 東北大学大学院情報科学研究科
Graduate School of Information Sciences, Tohoku University
発表年月日 2000/11/23
資料番号 VLD2000-78,ICD2000-135,FTS2000-43
巻番号(vol) vol.100
号番号(no) 473
ページ範囲 pp.-
ページ数 6
発行日