講演名 | 2000/6/16 CAS2000-36 / VLD2000-45 / DSP2000-57 Krylov-subspace技法を用いたプリント基板上のデカップリングコンデンサ実装に関する考察 加茂 篤司, 渡邉 貴之, 浅井 秀樹, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本報告では、プリント基板の放射ノイズを抑制するためのデカップリングコンデンサの位置最適化手法について述べる。本手法では、供給電源におけるインピーダンス特性を任意の周波数帯域において、低インピーダンスとすることを目的として、デカップリングコンデンサの最適な配置位置を探索する。まず最初、プリント基板を抵抗、キャパシタ、インダクタンスからなる等価的な大規模線形回路網としてモデル化する。さらに、モデル化された大規模線形回路網にKrylov-subspace技法を適用することで回路モデルを縮小し、インピーダンス特性導出の効率化を図る。 |
抄録(英) | This report investigates the optimization method for the position of the decoupling capacitor on the printed circuit board(PCB). This method minimizes the impedance characteristics at the power supply in frequency domain, searching the optimal position of decoupling capacitor. In this method, the PCB is modeled as the PEEC model to handle the three-dimensional structures. Furthermore Krylov-subspace technique is used in order to obtain efficiently the impedance characteristics in frequency domain. |
キーワード(和) | Krylov-subspace / PEEC法 / 回路網の縮小 / デカップリングコンデンサ / プリント基板 |
キーワード(英) | Krylov-subspace technique / PEEC(partial element equivalent circuit) / network reduction / decoupling capacitor / PCB(printed circuit board) |
資料番号 | CAS2000-36,VLD2000-45,DSP2000-57 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2000/6/16(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | CAS2000-36 / VLD2000-45 / DSP2000-57 Krylov-subspace技法を用いたプリント基板上のデカップリングコンデンサ実装に関する考察 |
サブタイトル(和) | |
タイトル(英) | Optimization Method for the positions of Decoupling Capacitors on Printed Circuit Board using Krylov-subspace Technique |
サブタイトル(和) | |
キーワード(1)(和/英) | Krylov-subspace / Krylov-subspace technique |
キーワード(2)(和/英) | PEEC法 / PEEC(partial element equivalent circuit) |
キーワード(3)(和/英) | 回路網の縮小 / network reduction |
キーワード(4)(和/英) | デカップリングコンデンサ / decoupling capacitor |
キーワード(5)(和/英) | プリント基板 / PCB(printed circuit board) |
第 1 著者 氏名(和/英) | 加茂 篤司 / Atsushi KAMO |
第 1 著者 所属(和/英) | 静岡大学工学部システム工学科 Department of Systems Engineering, Faculty of Engineering, Shizuoka University |
第 2 著者 氏名(和/英) | 渡邉 貴之 / Takayuki WATANABE |
第 2 著者 所属(和/英) | 静岡県立大学経営情報学部経営情報学科 School of Administration and Informatics, University of Shizuoka |
第 3 著者 氏名(和/英) | 浅井 秀樹 / Hideki ASAI |
第 3 著者 所属(和/英) | 静岡大学工学部システム工学科 Department of Systems Engineering, Faculty of Engineering, Shizuoka University |
発表年月日 | 2000/6/16 |
資料番号 | CAS2000-36,VLD2000-45,DSP2000-57 |
巻番号(vol) | vol.100 |
号番号(no) | 121 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |