講演名 2000/3/3
基盤バイアス印加ドミノCMOS回路設計I : BSIM3v3モデルに基づく回路シミュレーション
堺 芳信, 秋濃 俊郎,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 通常の電源系である[V_
, V_]の他に、新たな基盤電源系[V_
'(>V_
), V_'()]を追加し、電気的に分離した4種類の基板バイアスで4つの閾値電圧を持たせたCMOS回路で、[V_
, V_]の根元でソース端子が接続する全てのプルアップ / プルダウン・トランジスタに高い閾値電圧を持たせて、それらの電流を制御する回路方式[1]を提案している。本稿では、この方式に基づくダイナミックなドミノCMOS回路で、0.35μmプロセスに合わせたBSIM3v3モデルを使ったT-SPICEによる回路シミュレーションを行い、その最適な回路設計を試みた。3入力NANDが4並列に構成される組み合わせ論理回路(駆動インバータ付き)で、スタティックCMOS回路の場合に比べ、遅延時間で67%に、面積で69%に減少した。
抄録(英) By using new substrate-bias power lines [V_
'(>V_
), V_'()]in addistion to common power supply lines [V_
,V_],CMOS circuits could be modeled to have four kinds of threshold voltages by the four separated substrate-biases. We proposed a circuit scheme making the most of pull-up / pull-down MOSFETs with high V_T, which are biased by [V_
', V_'].The source terminals of these transistors were only connected to the base of [V_
, V_][1].In this paper, we optimize the domono CMOS circuits based on 0.35μm design-rule by doing T-SPICE simulation with BSIM3v3 model. It is shown that the 4-parallel 3-input NAND combinational logic circuit with the driver inverter can reduce the delay time to 67%, and the area to 69%compared to the equivalent static CMOS logic circuit.
キーワード(和) 基板バイアス / 閾値電圧 / ドミノCMOS回路 / BSIM3v3モデル
キーワード(英) substrate-bias / threshold voltage / domino CMOS circuit / BSIM3v3 model
資料番号 VLD99-126,ICD99-283
発行日

研究会情報
研究会 VLD
開催期間 2000/3/3(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 基盤バイアス印加ドミノCMOS回路設計I : BSIM3v3モデルに基づく回路シミュレーション
サブタイトル(和)
タイトル(英) Substrate-Biased Domino CMOS Circuit Design I: Circuit Simulation by BSIM3v3 Model
サブタイトル(和)
キーワード(1)(和/英) 基板バイアス / substrate-bias
キーワード(2)(和/英) 閾値電圧 / threshold voltage
キーワード(3)(和/英) ドミノCMOS回路 / domino CMOS circuit
キーワード(4)(和/英) BSIM3v3モデル / BSIM3v3 model
第 1 著者 氏名(和/英) 堺 芳信 / Yoshinibu Sakai
第 1 著者 所属(和/英) 近畿大学生物理工学部電子システム情報工学科
Department of Electronic System and Information Engineering School of Biology-Oriented Science and Technology, Kinki University
第 2 著者 氏名(和/英) 秋濃 俊郎 / Toshiro Akino
第 2 著者 所属(和/英) 近畿大学生物理工学部電子システム情報工学科
Department of Electronic System and Information Engineering School of Biology-Oriented Science and Technology, Kinki University
発表年月日 2000/3/3
資料番号 VLD99-126,ICD99-283
巻番号(vol) vol.99
号番号(no) 659
ページ範囲 pp.-
ページ数 8
発行日