講演名 | 1999/6/11 2電源系統ダイナミックCMOSセルの回路とレイアウトの最適化I : ドミノCMOS「準スタンダード・セル」レイアウト 秋濃 俊郎, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 0.18μmバルクCMOSによるシステムLSIの前倒し量産が始まったこの時期、低消費電力で且つ高速の標準セル・ライブラリの需要が一段と高まっている。我々は、従来の電源である[V_ |
抄録(英) | As system-LSI's are currently in a mass production by even early adopting 0.18μm bulk CMOS process, standard-cell libraries with low power-consumption and high clock-frequency are increasingly in great demand. We insist to develop dynamic CMOS cell libraries with two pairs of the conventional power lines [V_ |
キーワード(和) | 2電源 / 基板バイアス / 標準セル・ライブラリ / ドミノCMOS回路 |
キーワード(英) | two power lines / substrate-bias / standard-cell libraties / domino CMOS circuits |
資料番号 | VLD99-34 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 1999/6/11(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 2電源系統ダイナミックCMOSセルの回路とレイアウトの最適化I : ドミノCMOS「準スタンダード・セル」レイアウト |
サブタイトル(和) | |
タイトル(英) | Circuit and Layout Optimization for Dynamic CMOS Cells with Two Pairs of Power Lines I : Domino CMOS "Quasi-Standard-Cell" Layout |
サブタイトル(和) | |
キーワード(1)(和/英) | 2電源 / two power lines |
キーワード(2)(和/英) | 基板バイアス / substrate-bias |
キーワード(3)(和/英) | 標準セル・ライブラリ / standard-cell libraties |
キーワード(4)(和/英) | ドミノCMOS回路 / domino CMOS circuits |
第 1 著者 氏名(和/英) | 秋濃 俊郎 / Toshiro Akino |
第 1 著者 所属(和/英) | 近畿大学生物理工学部電子システム情報工学科 Department of Electronic System and Information Engineering School of Biology-Oriented Science and Technology, Kinki University |
発表年月日 | 1999/6/11 |
資料番号 | VLD99-34 |
巻番号(vol) | vol.99 |
号番号(no) | 108 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |