講演名 1998/7/31
テクスチャマッピングおよび動き補償用共有回路のVLSI化設計
竹本 裕介, 米田 友和, 藤嶋 秀幸, 尾上 孝雄, 白川 功,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では, MPEG-4で規定されている人工画像(3次元コンピュータグラフィクス生成画像)処理と自然画像(動画像)復号化を行なうメディアプロセッサに適用可能なテクスチャマッピングおよび動き補償用共有回路について考察する.この回路は, テクスチャマッピングと動き補償が共に膨大なメモリアクセスを必要とすることに着目し, 回路構成部の共有化を実現している.本回路をVLSI化した結果, 0.35μm4層CMOSテクノロジで2.68mm^2の面積に約112, 656のトランジスタを集積した.
抄録(英) The present paper describes a novel VLSI architecuture dedicated to a functional module to be used commonly for the motion compensation of natural video objects and for the texture mapping of synthetic video objects, which is to be incorporated into an MPEG-4 based media-processor. The construction of this module is based on the observation that with the uise of a general-purpose processor both the motion compensation and the texture mapping would necessitate too many clock cycles, and therefore dissipate too much power. The implementation result shows that this module has been integrated in the total area of 2.68mm^2 with the use of 112, 656 transistors.
キーワード(和) MPEG-4 / メディアプロセッサ / テクスチャマッピング / 動き補償
キーワード(英) MPEG-4 / media-processor / texture mapping / motion compensation
資料番号 VLD98-33
発行日

研究会情報
研究会 VLD
開催期間 1998/7/31(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) テクスチャマッピングおよび動き補償用共有回路のVLSI化設計
サブタイトル(和)
タイトル(英) VLSI Implementaion of Function Module for Texture Mapping and Motion Compensatin
サブタイトル(和)
キーワード(1)(和/英) MPEG-4 / MPEG-4
キーワード(2)(和/英) メディアプロセッサ / media-processor
キーワード(3)(和/英) テクスチャマッピング / texture mapping
キーワード(4)(和/英) 動き補償 / motion compensation
第 1 著者 氏名(和/英) 竹本 裕介 / Yusuke TAKEMOTO
第 1 著者 所属(和/英) 大阪大学大学院工学研究科情報システム工学専攻
Dept. Information Systems Eng., Osaka University
第 2 著者 氏名(和/英) 米田 友和 / Tomokazu YONEDA
第 2 著者 所属(和/英) 大阪大学大学院工学研究科情報システム工学専攻
Dept. Information Systems Eng., Osaka University
第 3 著者 氏名(和/英) 藤嶋 秀幸 / Hideyuki FUJISHIMA
第 3 著者 所属(和/英) 大阪大学大学院工学研究科情報システム工学専攻 : 九州松下電器株式会社技術本部開発研究所
Dept. Information Systems Eng., Osaka University : Research & Development Laboratory Kyushu Matsushita Electric Co., Ltd.
第 4 著者 氏名(和/英) 尾上 孝雄 / Takao ONOYE
第 4 著者 所属(和/英) 大阪大学大学院工学研究科情報システム工学専攻
Dept. Information Systems Eng., Osaka University
第 5 著者 氏名(和/英) 白川 功 / Isao SHIRAKAWA
第 5 著者 所属(和/英) 大阪大学大学院工学研究科情報システム工学専攻
Dept. Information Systems Eng., Osaka University
発表年月日 1998/7/31
資料番号 VLD98-33
巻番号(vol) vol.98
号番号(no) 232
ページ範囲 pp.-
ページ数 8
発行日