講演名 | 1998/12/10 LUTアレイ用非同期論理回路の合成法 小西 隆介, 小栗 清, 伊藤 秀之, 永見 康一, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 非同期式の回路設計は、クロックスキューの問題を回避するために有効であると考えられている。一方、HDLを用いるような高位設計では、非同期モデルより同期モデルの方が理解が容易である。我々はこの溝を埋めるため、同期回路を非同期回路にシステマティックに置き換える方法を提案する。本稿の手法で生成された非同期回路は、処理の順序に関して元の同期回路と同じであることを示す。この方法を用いて、従来の同期モデルに基づく動作記述を、規則正しい構造を持つLUTアレイ上で、非同期回路として実行することを目指している。 |
抄録(英) | Asynchronous circuit design has been said to be an effective solution to avoid clock-skew problem. On the other hand, with high-level design methods using HDL, synchronous models are easier understrood than asynchronous ones. To bridge this gap, we propose a transformation method from synchronous to asynchronous circuits. We show that the sequence of data-processing of the generated asynchonous circuits, is the same as that of the original synchronous ones. Using this method, we are aiming to execute conventional synchronous desciption based models as asynchronous circuits implemented on a regular LUT conventional synchronous description based models as asynchronous circuits implemented on a regular LUT array. |
キーワード(和) | 非同期回路 / 論理合成 / ペトリネット / FPGA / PCA |
キーワード(英) | Asynchronous circuits / Logic synthesis / Petri-net / FPGA / PCA |
資料番号 | VLD98-113,CPSY98-133 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 1998/12/10(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | LUTアレイ用非同期論理回路の合成法 |
サブタイトル(和) | |
タイトル(英) | A Synthesis Method for Asynchronous Logic Circuits on Array of LUTs |
サブタイトル(和) | |
キーワード(1)(和/英) | 非同期回路 / Asynchronous circuits |
キーワード(2)(和/英) | 論理合成 / Logic synthesis |
キーワード(3)(和/英) | ペトリネット / Petri-net |
キーワード(4)(和/英) | FPGA / FPGA |
キーワード(5)(和/英) | PCA / PCA |
第 1 著者 氏名(和/英) | 小西 隆介 / Ryusuke Konishi |
第 1 著者 所属(和/英) | NTT光ネットワークシステム研究所 NTT Optical Network Systems Laboratories |
第 2 著者 氏名(和/英) | 小栗 清 / Kiyoshi Oguri |
第 2 著者 所属(和/英) | NTT光ネットワークシステム研究所 NTT Optical Network Systems Laboratories |
第 3 著者 氏名(和/英) | 伊藤 秀之 / Hideyuki Ito |
第 3 著者 所属(和/英) | NTT光ネットワークシステム研究所 NTT Optical Network Systems Laboratories |
第 4 著者 氏名(和/英) | 永見 康一 / Kouichi Nagami |
第 4 著者 所属(和/英) | NTT光ネットワークシステム研究所 NTT Optical Network Systems Laboratories |
発表年月日 | 1998/12/10 |
資料番号 | VLD98-113,CPSY98-133 |
巻番号(vol) | vol.98 |
号番号(no) | 446 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |