講演名 1998/12/11
VHDLで記述されたシステム仕様のプロセスレベルでのHW/SW分割の一手法
城代 佳範, 北嶋 暁, 武内 良典, 今井 正治,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では並行に動作するプロセスでモデル化されたVLSIシステムに対しハードウェア・ソフトウェア分割を行う手法を提案する.本手法では, 入力としてシステム仕様およびシステムへの入力系列, 個々のプロセスをHWで実装したときの面積・処理時間, システム全体の面積制約を与えると, プロセス単位での分割に対し各分割候補ごとにシステム全体の処理時間の見積もりを行い, 面積制約を満たす処理時間の短い分割候補を選択する.処理時間の見積もりでは, プロセスの依存関係をもとにスケジューリングを行うことで, 入力系列に対し最小に近い処理時間を求めている.ATMの一部機能を例題とした実験では与えた入力系列に対し準最適な分割が得られた.
抄録(英) This paper proposes a Hardware/Software partitioning algorithm for system models written in VHDL. System models are assumed to be specified by concurrent processes. Given the system specification, input sequences, each process hardware area and execution time, and design constraint like system chip area, proposed algorithm determines the HW/SW partitioning where system has the shortest execution time. Proposed algorithm is composed of two steps. First, estimate system execution time for each HW/SW partitioning candidate and renew the partitioning candidates under area constraint. Secondly, find semi-optimal execution times using list scheduling of process dependecies and decide the HW/SW partitioning. From experimental results of ATM model, semi-optimal system partitioning can be acquired.
キーワード(和) 設計自動化 / システムレベル設計 / HW/SW分割 / 最適化 / 面積制約 / プロセス依存関係
キーワード(英) design automation / system level design / HW/SW partitioning / optimization / area constraint / process dependency
資料番号 VLD98-126,CPSY98-146
発行日

研究会情報
研究会 VLD
開催期間 1998/12/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) VHDLで記述されたシステム仕様のプロセスレベルでのHW/SW分割の一手法
サブタイトル(和)
タイトル(英) A Hardware/Software Partitioning Method for Process-level System Specification in VHDL
サブタイトル(和)
キーワード(1)(和/英) 設計自動化 / design automation
キーワード(2)(和/英) システムレベル設計 / system level design
キーワード(3)(和/英) HW/SW分割 / HW/SW partitioning
キーワード(4)(和/英) 最適化 / optimization
キーワード(5)(和/英) 面積制約 / area constraint
キーワード(6)(和/英) プロセス依存関係 / process dependency
第 1 著者 氏名(和/英) 城代 佳範 / Yoshinori Jodai
第 1 著者 所属(和/英) 大阪大学 大学院基礎工学研究科 情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science Osaka University
第 2 著者 氏名(和/英) 北嶋 暁 / Akira Kitajima
第 2 著者 所属(和/英) 大阪大学 大学院基礎工学研究科 情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science Osaka University
第 3 著者 氏名(和/英) 武内 良典 / Yoshinori Takeuchi
第 3 著者 所属(和/英) 大阪大学 大学院基礎工学研究科 情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science Osaka University
第 4 著者 氏名(和/英) 今井 正治 / Masaharu Imai
第 4 著者 所属(和/英) 大阪大学 大学院基礎工学研究科 情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science Osaka University
発表年月日 1998/12/11
資料番号 VLD98-126,CPSY98-146
巻番号(vol) vol.98
号番号(no) 447
ページ範囲 pp.-
ページ数 8
発行日