講演名 1998/12/11
内部観察機能を強化した教育用16ビットマイクロプロセッサの設計とFPGAによる実現
大山 光男,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 計算機アーキテクチャ教育における教材として利用することを目的として, 16ビットマイクロプロセッサを開発した.市販の組み込み用16ビットマイクロプロセッサの縮小命令セットを定義し, 定義した命令セットを実行するCPUを新たに設計した.市販プロセッサでは難しい, 命令の実行や割り込み処理のプロセスをレジスタトランスファレベルで観察するために, CPU内部の主要なレジスタの内容を直接表示し, ステージ単位(クロック単位)の実行制御機能を設けている.CPUコアはFPGA(XC4013E : Xilinx)ワンチップに実装, 周辺回路を含めて小型のボード1枚に実現している.
抄録(英) A 16-bit Microprocessor for educational use was designed. We defined a reduced instruction set of a real microprocessor for embedded systems and designed a CPU which implements the instruction set. The CPU core is implemented on a FPGA(XC4013E:Xilinx)and the microprocessor is assembled on a small CPU board. Contents of major registers in the CPU are displayed on the CPU board and the microprocessor can execute instructions in single stage mode to observe internal sequence of operations by register-transfer-level, which is difficult on commercial microprocessors.
キーワード(和) 教育用マイクロプロセッサ / レジスタトランスファレベル / 内部観察機能 / FPGA
キーワード(英) microprocessor / educational use / register-transfer-level / observation function / FPGA
資料番号 VLD98-120,CPSY98-140
発行日

研究会情報
研究会 VLD
開催期間 1998/12/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 内部観察機能を強化した教育用16ビットマイクロプロセッサの設計とFPGAによる実現
サブタイトル(和)
タイトル(英) Design of a 16-bit Microprocessor for Educational Use with Internal Observation Functions and Its Implementation on a FPGA
サブタイトル(和)
キーワード(1)(和/英) 教育用マイクロプロセッサ / microprocessor
キーワード(2)(和/英) レジスタトランスファレベル / educational use
キーワード(3)(和/英) 内部観察機能 / register-transfer-level
キーワード(4)(和/英) FPGA / observation function
第 1 著者 氏名(和/英) 大山 光男 / Mitsuo OOYAMA
第 1 著者 所属(和/英) 倉敷芸術科学大学 ソフトウェア学科
Kurashiki University of Science and the Arts Department of Computer Science and Mathematics
発表年月日 1998/12/11
資料番号 VLD98-120,CPSY98-140
巻番号(vol) vol.98
号番号(no) 447
ページ範囲 pp.-
ページ数 6
発行日