講演名 1996/3/8
演舞モジュール故障に対する耐故障化システム合成手法
矢口 剛, 金子 峰雄,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 耐故障信号処理システムを自動設計するための高位合成について検討し計算処理のアルゴリズムレベル冗長化と、その演算資源と実行時刻領域への写像からなる合成手法を提案した。計算処理のデータ依存関係を表すDFGを入力とし、先ず誤り訂正点の設定、訂正点のグループ分割、グループ毎のWCC法適用によリWCC化DFGを得る。WCC法適用の際の訂正点のグループ分割には大きな自由度があり、その決定の仕方によって最終的に合成されるシステムの性能が変化する。WCC化DFGのスケジューリング及び資源割当の際には、誤り訂正保証のための資源共有制約を考慮したアルゴリズムを提案することにより必要な資源数最小化を図った。
抄録(英) The high-level synthesis for generating fault-torelant systems of signal processing has been discussed. In this paper, a new synthesis method for redundanced Data Flow Graph with alogorithm-level fault tolerance and mapping them to hardware-time domain are proposed. The determination of error correcting points, the grouping of error correcting points are key to the optimality, but still open.
キーワード(和) 耐故障 / 高位合成 / DFG / WCC法
キーワード(英) Fault tolerant / High-level synthesis / DFG / WCC method
資料番号 VLD95-144,ICD95-244
発行日

研究会情報
研究会 VLD
開催期間 1996/3/8(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 演舞モジュール故障に対する耐故障化システム合成手法
サブタイトル(和)
タイトル(英) A synthesis method of fault-tolerant system for a singular operational module fault
サブタイトル(和)
キーワード(1)(和/英) 耐故障 / Fault tolerant
キーワード(2)(和/英) 高位合成 / High-level synthesis
キーワード(3)(和/英) DFG / DFG
キーワード(4)(和/英) WCC法 / WCC method
第 1 著者 氏名(和/英) 矢口 剛 / Tsuyoshi Yaguchi
第 1 著者 所属(和/英) 東京工業大学 工学部 電気・電子工学科
Department of Electorical and Electronic Engineering, Tokyo Institute of Technology
第 2 著者 氏名(和/英) 金子 峰雄 / Mineo Kaneko
第 2 著者 所属(和/英) 東京工業大学 工学部 電気・電子工学科
Department of Electorical and Electronic Engineering, Tokyo Institute of Technology
発表年月日 1996/3/8
資料番号 VLD95-144,ICD95-244
巻番号(vol) vol.95
号番号(no) 562
ページ範囲 pp.-
ページ数 8
発行日