講演名 1998/3/6
モンテカルロ解析用マイクロプロセッサの設計と専用並列計算機の開発
平野 圭一, 島谷 民夫, 小野 泰三, 河田 哲郎, 黒石 範彦, 山田 想, 宮川 宣明, 深瀬 政秋, 相原 玲二, 栗野 浩之, 小柳 光正,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) モンテカルロ法による半導体素子シミュレーションは、ゲート長0.1μm以下の極微細半導体素子におけるホットキャリア効果などの物理現象の解析に非常に有用である。しかしながら、モンテカルロ法による半導体素子シミュレーションは、その精度を向上させるために、非常に多くの電子や正孔を追跡する必要があり、計算時間が膨大になるという欠点を持っている。そこで、この計算時間を大幅に減少するため、我々はモンテカルロ法による半導体素子シミュレーション専用のマイクロプロセッサを設計・試作し、これを用いた専用並列計算機を開発した。この専用並列計算機を用いて実際に極微細半導体素子のシミュレーションを行い、正常な結果が得られることを確認した。
抄録(英) The device simulation based on the Monte Carlo analysis is very useful for analyzing the phenomena such as the hot carrier effect and the non-stationery effect in an ultra sma11 MOS transistor with the gate length of less than 0.1/μm. However, the device simulation based on the Monte Carlo analysis has a drawback that it needs a huge computational time because it is necessary to increase the number of particles traced(electrons and holes)and the tracing time steps in order to improve the accuracy in the simulation.Then, to dramatically reduce the calculation time in the Monte Carlo device simulation, we have developed a new parallel processor system specific for the Monte Carlo analysis.The processor chip optimized for the Monte Carlo analysis was designed and fabricated.We confirmed a successful operation in the processor chip and the prototype parallel processor system by executing the Monte Carlo simulation in this system.
キーワード(和) 半導体素子シミュレーション / モンテカルロ法 / 並列処理 / 専用プロセッサ / 単一方向リングバス結合
キーワード(英) Device simulation / Monte Carlo analysis / Parallel processor system / Monte Carlo RISC chip / One-way ring bus connection
資料番号
発行日

研究会情報
研究会 VLD
開催期間 1998/3/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) モンテカルロ解析用マイクロプロセッサの設計と専用並列計算機の開発
サブタイトル(和)
タイトル(英) Design of Microprocessor and Parallel Processor System Specific for Monte Carlo Analysis
サブタイトル(和)
キーワード(1)(和/英) 半導体素子シミュレーション / Device simulation
キーワード(2)(和/英) モンテカルロ法 / Monte Carlo analysis
キーワード(3)(和/英) 並列処理 / Parallel processor system
キーワード(4)(和/英) 専用プロセッサ / Monte Carlo RISC chip
キーワード(5)(和/英) 単一方向リングバス結合 / One-way ring bus connection
第 1 著者 氏名(和/英) 平野 圭一 / K Hirano
第 1 著者 所属(和/英) 東北大学大学院 工学研究科 機械知能工学専攻
Dept.of Machine Intelligence and Systems Engineering Graduate School of Engineering, Tohoku University
第 2 著者 氏名(和/英) 島谷 民夫 / T Shimatani
第 2 著者 所属(和/英) 東北大学大学院 工学研究科 機械知能工学専攻
Dept.of Machine Intelligence and Systems Engineering Graduate School of Engineering, Tohoku University
第 3 著者 氏名(和/英) 小野 泰三 / T Ono
第 3 著者 所属(和/英) 東北大学大学院 工学研究科 機械知能工学専攻
Dept.of Machine Intelligence and Systems Engineering Graduate School of Engineering, Tohoku University
第 4 著者 氏名(和/英) 河田 哲郎 / T Kawata
第 4 著者 所属(和/英) 富士ゼロックス(株)技術開発センター
Advanced Technology & Engineering Center, Fuji Xerox Co.Ltd.
第 5 著者 氏名(和/英) 黒石 範彦 / N Kuroishi
第 5 著者 所属(和/英) 富士ゼロックス(株)技術開発センター
Advanced Technology & Engineering Center, Fuji Xerox Co.Ltd.
第 6 著者 氏名(和/英) 山田 想 / S Yamada
第 6 著者 所属(和/英) 富士ゼロックス(株)技術開発センター
Advanced Technology & Engineering Center, Fuji Xerox Co.Ltd.
第 7 著者 氏名(和/英) 宮川 宣明 / N Miyakawa
第 7 著者 所属(和/英) 富士ゼロックス(株)技術開発センター
Advanced Technology & Engineering Center, Fuji Xerox Co.Ltd.
第 8 著者 氏名(和/英) 深瀬 政秋 / M Hukase
第 8 著者 所属(和/英) 弘前大学理工学部電子情報システム工学科
Dept.of Electronic and Information System Engineering, Faculty of Science and Technology, Hirosaki University
第 9 著者 氏名(和/英) 相原 玲二 / R Aibara
第 9 著者 所属(和/英) 広島大学総合情報処理センター
Information Processing Center, Hiroshima University
第 10 著者 氏名(和/英) 栗野 浩之 / H Kurino
第 10 著者 所属(和/英) 東北大学大学院 工学研究科 機械知能工学専攻
Dept.of Machine Intelligence and Systems Engineering Graduate School of Engineering, Tohoku University
第 11 著者 氏名(和/英) 小柳 光正 / M Koyanagi
第 11 著者 所属(和/英) 東北大学大学院 工学研究科 機械知能工学専攻
Dept.of Machine Intelligence and Systems Engineering Graduate School of Engineering, Tohoku University
発表年月日 1998/3/6
資料番号
巻番号(vol) vol.97
号番号(no) 577
ページ範囲 pp.-
ページ数 8
発行日