講演名 1998/3/6
動き検出LSIのアーキテクチャ設計とLPGAによる試作
児玉 宣貴, 久我 守弘, 末吉 敏則,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 動画像圧縮における動き検出処理は膨大な演算量を必要とするため, 実時間処理を実現する際にハードウェア量の増大からシステムの小型化が困難となる.したがって, 小型のリアルタイム動画像圧縮システムを実現するためには, 能率の良い動きベクトル検出アルゴリズムの開発と, それを高速に実行するハードウェア・アーキテクチャの設計が重要になる。本稿では, ハードウェア量7万ゲートという制約のもとで設計した, 実時間処理可能な動き検出LSIのアーキテクチャとLPGAによる試作結果について報告する.なお, この研究は, 東京大学大規模集積システム設計教育センター(VDEC)のLPGAチップ試作テストランの一環として行われた.
抄録(英) The motion estimation(ME)procedure needs massive amount of calculation.In case of processing ME procedure on real time, it is difficult to make the system compact. So the algorithm and implementation of the ME procedure is the most important factor for compact moving picture compressing system. In this paper, we report architecture of ME LSI and implementation using LPGA.This research is enforced as a part of a pilot project on VLSI Design and Education Center, The University of Tokyo(VDEC).
キーワード(和) 動き検出 / LPGA / 実時間処理
キーワード(英) Motion Estimation / LPGA / Real time processing
資料番号
発行日

研究会情報
研究会 VLD
開催期間 1998/3/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 動き検出LSIのアーキテクチャ設計とLPGAによる試作
サブタイトル(和)
タイトル(英) Design and Implementation for Motion Estimation using LPGA
サブタイトル(和)
キーワード(1)(和/英) 動き検出 / Motion Estimation
キーワード(2)(和/英) LPGA / LPGA
キーワード(3)(和/英) 実時間処理 / Real time processing
第 1 著者 氏名(和/英) 児玉 宣貴 / Nobutaka Kodama
第 1 著者 所属(和/英) 九州工業大学大学院 情報工学研究科
Graduate School of Computer Science and Systems Engineering, Kyusyu Institute of Technology
第 2 著者 氏名(和/英) 久我 守弘 / Morihiro Kuga
第 2 著者 所属(和/英) 九州工業大学 マイクロ化総合技術センター
Center for Microelectronic Systems, Kyusyu Institute of Technology
第 3 著者 氏名(和/英) 末吉 敏則 / Toshinori Sueyoshi
第 3 著者 所属(和/英) 熊本大学 工学部 数理情報システム工学科
Department of Computer Science, Faculty of Engineering, Kumamoto University
発表年月日 1998/3/6
資料番号
巻番号(vol) vol.97
号番号(no) 577
ページ範囲 pp.-
ページ数 8
発行日