講演名 1998/3/5
高速動作に特化したFPGAのアーキテクチャとCADの協調設計
林 経正, 高原 厚, 深見 健之助,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本報告では、次世代通信システムB-ISDNの高速通信処理に適用可能な性能指向型FPGAの一構成法を提案する。この様なシステムには、FPGA上で実現される10Kゲート以上の論理規模の回路が、80MHz以上で動作することが要求される。従来、FPGAアーキテクチャとCADシステムが独立に議論されていた。ここでは両者を合わせて検討することにより、FPGAの性能向上を計った。本稿では、特に論理実現要素である基本セルとmapping処理の関係に着目し検討を行なった。その結果、マルチブレクサ(MUX)型基本セルと論理のBDD表記を用いたmapping手法の組合せが有効であることを見い出した。また、MUX型基本セルを有効活用できる遅延の小さい配線構造を検討し、配線自由度に差異をもたせるクラスター構造が有効であることを見い出した。複数のMUX型FPGAに対してベンチマーク回路を実現し、面積、遅延を評価し、この結果を元に高速動作可能なFPGAアーキテクチャを提案した。
抄録(英) This paper presents an FPGA architecture for high-speed systems, such as next-generation B-ISDN telecommunications systems. Such a system requires an LSI in which an over-10K-gate circuit can be implemented and that has a clock cycle rate of 80MHz.So far, the FPGA architecture has only been discussed in terms of its circuit structure.In contrast, we consider the circuit structure of the FPGA along with the performance of its dedicated CAD system.We evaluate several FPGA logic-element structures with a technology mapping method.From these experiments, a multiplexor-based logic-element is found to be suitable for implementing such a high-speed circuit using the BDD-based technology mapping method.In addition, we examine how to best utilize the characteristics of the selected logic-cell structure in designing the wiring structure.It is found that the multiplexor-based cell can be connected efficiently in a clustered wiring structure.
キーワード(和) FPGA / 通信処理 / MUX型基本セル / BDD表記を用いたmapping手法 / クラスター配線構造
キーワード(英) FPGA / telecommunications / MUX-type logic cell / BDD-based technologymapping / clustered wiring structure
資料番号
発行日

研究会情報
研究会 VLD
開催期間 1998/3/5(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 ENG
タイトル(和) 高速動作に特化したFPGAのアーキテクチャとCADの協調設計
サブタイトル(和)
タイトル(英) A Co-evaluation of the Architectures and the CAD system for Speed-oriented FPGAs
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) 通信処理 / telecommunications
キーワード(3)(和/英) MUX型基本セル / MUX-type logic cell
キーワード(4)(和/英) BDD表記を用いたmapping手法 / BDD-based technologymapping
キーワード(5)(和/英) クラスター配線構造 / clustered wiring structure
第 1 著者 氏名(和/英) 林 経正 / Tsunemasa Hayashi
第 1 著者 所属(和/英) NTT光ネットワークシステム研究所
NTT Optical Network Systems Labs.
第 2 著者 氏名(和/英) 高原 厚 / Atsushi Takahara
第 2 著者 所属(和/英) NTT光ネットワーク研究所
NTT Optical Network Systems Labs.
第 3 著者 氏名(和/英) 深見 健之助 / Kennosuke Fukami
第 3 著者 所属(和/英) NTT基礎技術総合研究所
NTT Science and Core Technology Lab. Group
発表年月日 1998/3/5
資料番号
巻番号(vol) vol.97
号番号(no) 576
ページ範囲 pp.-
ページ数 11
発行日