講演名 1997/12/12
VLIWプロセッサにおける演算命令発行スロット数の最適化
大槻 典正, 武内 良典, 今井 正治, 浜口 清治, 柏原 敏伸, 引地 信之,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) VLIWプロセッサは1つの命令中に複数の演算命令を含んでいるため命令長が長く, 命令メモリのハードウェア・コストが大きくなるという問題がある. この問題は, 演算命令を同時発行するスロット数を制限し, 命令長を短縮することで解決することができる. しかしこの場合, プロセッサの性能が低下する可能性があるため, 性能とハードウェア・コストを考慮してスロット数を決定する必要がある. 我々は, 演算命令発行スロット数の最適数を決定するアルゴリズムを考案し, 開発中のVLIW用協調設計システムに実装した. 本システムを用いることで, 与えられたハードウェア・コストの設計制約を満たし, 応用プログラムを最適に実行するプロセッサの演算器構成と発行スロット数を決定することができる. 数種のプログラムに対して実験を行ない, 与えられた設計制約に応じて最適な演算器構成と演算命令発行スロット数が選択されることを確認した.
抄録(英) Longer instruction words for VLIW processors increase the hardware cost of instruction memories. While this difficulty can be solved by limiting to the number of operation slots, the performance of processors decline. It is necessary to consider the tradeoff between the performance and the hardware cost to decide the optimal number of the operation slots. We have developed an algorithm to decide the optimal number of the slots for VLIW codesign system. This system can decide the optimal number of the slots and the optimal set of functional units under the given hardware cost constraint. Experimental results for several programs show that the optimal number of the slots and the set of functional units could be selected.
キーワード(和) 演算命令発行スロット数最適化 / VLIWプロセッサ / ハードウェア/ソフトウェア協調設計
キーワード(英) Operation Slot Optimization / VLIW Processor / Hardware/Software Codesign
資料番号 VLD97-111
発行日

研究会情報
研究会 VLD
開催期間 1997/12/12(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) VLIWプロセッサにおける演算命令発行スロット数の最適化
サブタイトル(和)
タイトル(英) Operation Slot Optimization for VLIW Processor
サブタイトル(和)
キーワード(1)(和/英) 演算命令発行スロット数最適化 / Operation Slot Optimization
キーワード(2)(和/英) VLIWプロセッサ / VLIW Processor
キーワード(3)(和/英) ハードウェア/ソフトウェア協調設計 / Hardware/Software Codesign
第 1 著者 氏名(和/英) 大槻 典正 / Norimasa Ohtsuki
第 1 著者 所属(和/英) 大阪大学大学院基礎工学研究科情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science, Osaka University
第 2 著者 氏名(和/英) 武内 良典 / Yoshinori Takeuchi
第 2 著者 所属(和/英) 大阪大学大学院基礎工学研究科情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science, Osaka University
第 3 著者 氏名(和/英) 今井 正治 / Masaharu Imai
第 3 著者 所属(和/英) 大阪大学大学院基礎工学研究科情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science, Osaka University
第 4 著者 氏名(和/英) 浜口 清治 / Kiyoharu Hamaguchi
第 4 著者 所属(和/英) 大阪大学大学院基礎工学研究科情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science, Osaka University
第 5 著者 氏名(和/英) 柏原 敏伸 / Toshinobu Kashiwabara
第 5 著者 所属(和/英) 大阪大学大学院基礎工学研究科情報数理系専攻
Department of Informatics and Mathematical Science Graduate School of Engineering Science, Osaka University
第 6 著者 氏名(和/英) 引地 信之 / Nobuyuki Hikichi
第 6 著者 所属(和/英) (株)SRA
Software Research Associates, Inc.
発表年月日 1997/12/12
資料番号 VLD97-111
巻番号(vol) vol.97
号番号(no) 444
ページ範囲 pp.-
ページ数 8
発行日